تعداد نشریات | 418 |
تعداد شمارهها | 10,005 |
تعداد مقالات | 83,621 |
تعداد مشاهده مقاله | 78,331,671 |
تعداد دریافت فایل اصل مقاله | 55,377,884 |
طراحی آپ-امپ با افست پایین و بهره بالا درمبدل آنالوگ به دیجیتال سیکلیک دوازده بیتی جهت سنسور تصویر CMOS | ||
مهندسی مخابرات جنوب | ||
دوره 6، شماره 23، اردیبهشت 1396 | ||
نوع مقاله: مقاله پژوهشی | ||
نویسندگان | ||
اصغر ابراهیمی1؛ مینا شیرالی* 2 | ||
1عضو هیات علمی دانشگاه آزاد اسلامی | ||
2دانشگاه آزاد اسلامی واحد بوشهر ، گروه برق الکترونیک ، بوشهر ، ایران | ||
چکیده | ||
در این مقاله یک مبدل آنالوگ به دیجیتال سیکلیک دوازده بیتی با سرعت و دقت بالا و در این حال توان پایین پیشنهاد شده است.CIS . ها به رنج دینامیکی وسیع و سرعت بالا و دقت بالا نیازمند است که در این مقاله پیشنهاد شده است.در نهایت این مدار با نرم افزار HSPICE شبیه سازی شد و نتایج قابل قبولی بدست آمده است.این مدار به ولتاژ3.3 نیاز دارد و در تکنولوژی 0.35 میباشد.توان مصرفی 11 میلی وات وSFDR معادل 66 دسی بل و THDمعادل2 -و SNDRمعادل 40 دی بی است.سنورهای CIS بهبود یافته با سه تزانزسیتور وADC سیلیک 12بیتی ستون موازی دارای 5/19 بیت رنج دینامیکی دیجیتال و همچنین دارای انعطاف پذیری بالا برای تنظیمات شرایط متفاوت عکس برداری است . | ||
کلیدواژهها | ||
مبدل آنالوگ به دیجیتال سیکلیک؛ SFDR SNDR | ||
مراجع | ||
| ||
آمار تعداد مشاهده مقاله: 111 |