

20.1001.1.23223871.1403.15.57.4.3

Research Article

# A New Topology for Switched Capacitor Multilevel Inverter Based on H-Bridge Submodules

## Majid Hossienpour, Associate Professor, Erfan Panahlou, M.Sc., Ali Seifi, Ph.D. Student, Abdolmajid Dejamkhooy, Associate Professor

Department of Electrical Engineering- University of Mohaghegh Ardabili, Ardabil, Iran hoseinpour.majid@uma.ac.ir, panahloerfan@gmail.com, ali\_seifi@student.uma.ac.ir, majiddejam@uma.ac.ir

#### Abstract

Reducing the number of voltage sources and the power electronics components while obtaining voltage boosting in the output voltage are the key parameters in the research area of the multilevel inverter design. A lesser number of components would ensure lesser cost while higher boosting ability increases its application potential. In this paper, a new H-bridge based single-source switched capacitor multilevel inverter structure is introduced. The proposed structure including two K-type units (KTU) can produce nineteen voltage levels with a voltage boosting of 1.5 times the input voltage. This converter consists of fourteen switches, two diodes, one voltage source and five capacitors with self-balancing capability. A comprehensive comparative comparison with the recent presented topologies have been carried out to investigate the performance of proposed structure. The main features of the proposed structure are utilizing single DC voltage source, self-balancing of the capacitors the capability of the input voltage, reducing the power electronics components in terms of voltage level count, and thus reducing the overall cost. The simulation results in the Matlab/simulink environment and the experimental laboratory results are provided to verify the satisfactory operation of the proposed topology.

Keywords: multilevel Inverter, reduced components, self-Balance, voltage gain

Received: 14 May 2022 Revised: 22 June 2022 Accepted: 9 August 2022

Corresponding Author: Dr. Majid Hosseinpour

Citation: M. Hossienpour, E. Panahlou, A. Seifi, A. Dejamkhooy, "A new topology for switched capacitor multilevel inverter based on H-bridge submodules", Journal of Intelligent Procedures in Electrical Technology, vol. 15, no. 57, pp. 51-74, Spring 2024 (in Persian).

20.1001.1.23223871.1403.15.57.4.3

مقاله پژوهشی

# ارائه ساختار جدید برای اینور تر چندسطحی خازن سوئیچ شونده مبتنی بر سلولهای پایه پل H

مجید حسین پور، دانشیار، عرفان پناهلو، دانش آموخته کارشناسیارشد، علی سیفی، دانشجوی دکتری، عبدالمجید دژمخوی، دانشیار

گروه مهندسی برق- دانشگاه محقق اردبیلی، دانشکده فنی و مهندسی، اردبیل، ایران hoseinpour.majid@uma.ac.ir, panahloerfan@gmail.com, ali\_seifi@student.uma.ac.ir, majiddejam@uma.ac.ir

چکیده: کاهش تعداد منابع ولتاژ DC مستقل و تعداد قطعات الکترونیک قدرت از موارد مهم مدنظر محققان در طراحی ساختارهای اینوترهای چندسطحی است. کاهش تعداد قطعات یک ساختار در کاهش هزینه کلی آن تاثیرگذار بوده و قابلیت و کارایی آن را افزایش میدهد. در این مقاله یک اینورتر چندسطحی خازن سوئیچشونده تک منبعی جدید مبتنی بر سلولهای پایه پل H ارائه شده است. ساختار پیشنهادی با دو واحد نوع K (KTU) قابلیت تولید نوزده سطح ولتاژ را داشته و دارای ضریب بوست ولتاژ ۵/۱ است. این مبدل از چهارده سوئیچ، دو دیود، یک منبع ولتاژ و پنج خازن با تعادل خودکار ولتاژ تشکیل شده است. برای بررسی کارایی ساختار پیشنهادی، مطالعه مقایسهای با سایر توپولوژیهای ارائه شده اخیر انجام شده است. مزایای توپولوژی پیشنهادی شامل استفاده از یک منبع ولتاژ DG، تعادل خودکار ولتاژ خازنها، قابلیت افزایش ولتاژ ورودی، کاهش تعداد قطعات الکترونیک قدرت نسبت به تعداد سطوح ولتاژ خروجی و در نتیجه کاهش هزینه کلی است. شبیهسازی ساختار پیشنهادی نوزده سطحی با مدولاسیون فرکانس پایه برای بررسی عملکرد صحیح آن در محیط سیمولینک متلب ارائه شده است. نمونه آزمایشگاهی ساختار پیشنهادی برای بررسی صحت نتایج شبیهسازی پیادهسازی شده و نتایج حاصل بیانگر عملکرد مناسب ساختار پیشنهادی است.

كلمات كليدى: اينورتر چندسطحى، تعادل خودكار، ضريب بوست ولتاژ، كاهش تعداد قطعات

تاریخ ارسال مقاله: ۱۴۰۰/۲/۲۴ تاریخ بازنگری مقاله: ۱۴۰۰/۴/۱ تاریخ پذیرش مقاله: ۱۴۰۱/۵/۱۸

**نام نویسندهی مسئول:** دکتر مجید حسینپور **نشانی نویسندهی مسئول:** اردبیل- دانشگاه محقق اردبیلی- دانشکده فنی و مهندسی

۱– مقدمه

در سالهای اخیر اینورترهای چندسطحی<sup>۱</sup> (MLI) که مورد توجه محققان قرار گرفته در کاربردهای صنعتی مانند توزیع توان الکتریکی، حمل و نقل، سیستم تولید انرژی تجدیدپذیر<sup>۲</sup> (REG)، خودروهای الکتریکی<sup>۳</sup> (EV) مورد توجه قرار گرفته است [۱،۲]. در مقایسه با اینورتر دوسطحی معمولی، اینورتر چندسطحی دارای مزیتهایی مانند کاهش مولفههای هارمونیکی، كاهش تنش ولتاژ المانها، كاهش فركانس كليدزني، كاهش تلفات مبدل، كاهش اغتشاش الكترومغناطيسي<sup>۴</sup> (EMI) است [۳]. اینورترهای چندسطحی متداول به سه دسته تقسیم میشوند که عبارتند از: ساختار نقطه خنثی مهار شده<sup>۵</sup> (NPC)، ساختار خازن شناور<sup>۶</sup> (FC) و ساختار پل H آبشاری<sup>۷</sup> (CHB) [۴]. توپولوژیهای نقطه خنثی مهار شده و خازن شناور از نقص عدم تعادل خودکار ولتاژ خازنها رنج میبرند و به تعداد زیاد تجهیزات فعال و غیرفعال، به ویژه برای تعداد سطوح ولتاژ بیش از هفت سطح، نياز دارند [۵]. همچنين تعداد سطوح ولتاژ خروجي توپولوژي CHB از طريق افزايش ماژولهاي پل H افزايش مي یابد که این امر منجر به vv افزایش قابل ملاحظه تعداد المانهای این ساختار می شود. سطح ولتاژ خروجی مطلوب را می توان با استفاده از منابع ولتاژ جریان مستقیم<sup>۸</sup> (DC) مستقل نامتقارن با اندازههای متفاوت محقق نمود [۶،۷]. با این حال، نیاز به منابع مستقل اضافی در ماژولهای پل H منجر به مشکلات زیادی در طراحی می شود. در نتیجه، تلاش برای توسعه اینورتر چندسطحی در دو مسیر صورت گرفته است: تعادل خودکار ولتاژ و کاهش تعداد قطعات، به ویژه منابع ولتاژ DC مستقل. توپولوژیهای اصلاح شدهای بر اساس ساختارهای NPC و FC برای بهبود معایب ذکر شده ارائه شده است. توپولوژی اصلاح شدهای مبتنی بر خازن شناور با افزایش تعداد سطوح ولتاژ خروجی در مرجع [۸] معرفی شده که ولتاژ خازنها با مدولاسیون خاص تعادل خودكار ولتاژ را حفظ مىكنند. همچنين مبدل هاى نقطه خنثى مهار شده فعال<sup>٩</sup> (ANPC)، كه انعطاف پذيرى ساختارهای FC و NPC را برای تولید خروجی چندسطحی ادغام میکنند، برای کاربردهای ولتاژ متوسط پیشنهاد شدهاند [۹]. سنسورهای ولتاژ و جریان برای مبدلهای نقطه خنثی مهار شده فعال ضروری هستند و به حفظ تعادل خودکار ولتاژ خازنها در شرایط دینامیکی کمک میکنند، در حالی که پیچیدگی بیشتری در طراحی و کنترل ایجاد میکنند. روش مشابه تعادل خودکار ولتاژ با سنسورها در اینورتر هفت سطحی پیشنهاد شده در مرجع [۱۰] یافت می شود. برای کاهش پیچیدگی کنترل، واحد تعادل خودکار با یک خازن در مرجع [۱۱] انجام شده است. در این ساختار، تعادل خودکار ولتاژ خازن بدون استفاده از سنسور در نصف اندازه منبع ولتاژ <sup>۰۰</sup> DC ورودی ثابت نگه داشته می شود و این امر باعث کاهش هزینه طراحی می شود. با این حال، برای این ساختار منابع ولتاژ DC ایزوله متقارن اضافی مورد نیاز است. از طرف دیگر، اینورترهای چندسطحی آبشاری یکپارچه با منابع ولتاژ DC متقارن و نامتقارن ارائه شده که تعداد سطوح ولتاژ خروجی قابل توجه بر اساس انتخاب اندازه منابع ولتاژ DC بهدست می آید. بدیهی است که با افزایش تعداد سطوح ولتاژ خروجی، اعوجاج هارمونیک کل<sup>۱۰</sup> (THD) پایین تری حاصل می شود. بنابراین فرکانس کلیدزنی و اندازه فیلتر خروجی می تواند کاهش یابد. در همین حال میزان EMI ناشی از dv/dt، ما بین سطوح ولتاژ خروجی مجاور هم کاهش مییابد. در همین راستا، ماژول مربعی نوع T<sup>۱۱</sup> (STT) با چهار منبع ولتاژ DC ادغام شده، در مرجع [۱۲] ارائه شده که بیش از هفده سطح ولتاژ خروجی را می توان با یک ماژول STT تحقق بخشید. اندازه THD ولتاژ خروجی این ساختار بدون فیلترهای LC کمتر از ۵ درصد است و استاندارد IEEE519 را به راحتی فراهم می کند. بازده محاسبه شده برای این ساختار در خروجی پنج کیلووات به دلیل استفاده از مدولاسیون فرکانس پایه<sup>۱۲</sup> (FFM) بالاتر از ۹۶/۵ درصد است [۱۳]. پارامترهای EMI و THD با افزایش تعداد سطوح ولتاژ خروجی بهصورت مطلوبی بهبود می یابند. بازده نیز به دلیل کمبودن فرکانس کلیدزنی در روش کلیدزنی فرکانس پایه تضمین شده است. در مرجع [۱۴]، دو نوع اينورتر چندسطحی خازن سوئيچشونده به عنوان جايگزين برای توپولوژی پل H آبشاری با هدف توليد ولتاژ خروجی چندسطحی با کلیدهای کمتر پیشنهاد شده است. اینورتر چندسطحی خازن سوئیچشونده<sup>۳۲</sup> (SCMLI) به دلیل تعادل خودکار ولتاژ خازن و گسترش سطح ولتاژ خروجی، به موضوع تحقیقاتی جذابی تبدیل شده است. در مرجع [۱۵] ماژولهای چندسطحی پایه مبتنی بر خازن سوئیچشونده برای کاربردهای آبشاری ارائه شده که از روش سری و موازی برای تعادل خودکار ولتاژ خازن استفاده میشود. ماژول پنج سطحی در مرجع [۱۶] دارای ضریب بوست ولتاژ برابر با دو است و ماژول هفت سطحی در مرجع [۱۷] ضریب بوست ولتاژ ۱/۵را میتواند تأمین کند. در مرجع [۱۸] یک ساختار خازن سوئیچشونده شبه رزونانسی چندسطحی برای ریزشبکههای AC با فرکانس بالا<sup>۱۴</sup> (HFAC) پیشنهاد شده است. تعداد سطوح ولتاژ خروجی با استفاده یک منبع ولتاژ D تولید میشود در حالی که این ساختار توانایی بوست ولتاژ ورودی را ندارد. در مرجع [۱۹] یک ساختار چندسطحی خازن سوئیچشونده معرفی شده است. تعداد سطوح ولتاژ خروجی و ضریب بوست با واحدهای اضافی خازن تغییر می یابد. اما در این بین بیشینه تنش ولتاژ کلیدها تا حد زیادی افزایش می یابد. از این بوست با واحدهای اضافی خازن تغییر می یابد. اما در این بین بیشینه تنش ولتاژ کلیدها تا حد زیادی افزایش می یابد. از این رو برای بهبود این نقص، یک اینور تر چندسطحی خازن سوئیچشونده افزاینده برای افزایش تعادل خودکار پیشنهاد شده است [۰۰] یک ساختار این رو برای بهبود این نقص، یک اینورتر چندسطحی خازن سوئیچشونده افزاینده برای افزایش تعادل خودکار پیشنهاد شده است [۰۰] یک است [۰۰]. در این ساختار با کم کردن بیشینه تنش ولتاژ، تعداد قطعات کلیدزنی افزایش یافته است. در مرجع [۱۱] یک ساختار اینورتر چندسطحی خازن سوئیچشونده اقبلیت تعادل خودکار ولتاژ خازن کاهش تعداد قطعات، منبع اسخار اینورتر چندسطحی خازن سوئیچشونده افزاینده برای افزایش یافته است. در مرجع [۱۰] یک است [۰۰]. در این ساختار با کم کردن بیشینه تنش ولتاژ، تعداد قطعات کلیدزنی افزایش یافته است. در مرجع [۱۰] یک ساختار اینورتر چندسطحی خازن سوئیچشونده سطحی با قابلیت تعادل خودکار ولتاژ خازن، کاهش تعداد قطعات، منبع ولتاژ کروجی قابل توجه و پیچیدگی کمتر آن برای تعادل خودکار ولتاژ خازن، قابلیت است. منبع ماختار را در مطوح ولتاژ خروجی قابل توجه و پیچیدگی کمتر آن برای تعادل خودکار ولتاژ خازن، قابلیت استفاده از این ساختار را در کاربردهایی مانند سیستم توزیع AC، خودهای الکتریکی (EV) و سیستمهای انرژی تجدیدپذیر (REG) را فراهم میکند.

کاربردهایی مانند سیستم نوریع ۲۸۵ خودروهای انگیریدی (۷۲) و سیستمهای ارزی تجدیدپدیر (۲۵۸) را فراهم می کند. در این مقاله یک توپولوژی اصلاح شده نوزده سطحی بر اساس دو واحد پایه نوع K ارائه شده و اصول عملکردی آن توضیح داده شده است. ساختار پیشنهادی از چهارده کلید، دو دیود، یک منبع ولتاژ و پنج خازن با تعادل خودکار ولتاژ تشکیل شده و توانایی افزایش ولتاژ ورودی با ضریب بوست ولتاژ ۱/۵ را دارا است. مزایای توپولوژی پیشنهادی شامل استفاده از یک منبع ولتاژ DC، تعادل خودکار ولتاژ خازنها، قابلیت افزایش ولتاژ ورودی، کاهش تعداد قطعات الکترونیک قدرت نسبت به تعداد سطوح ولتاژ خروجی و در نتیجه کاهش هزینه کلی است. ساختار پیشنهادی ابتدا در بخش دوم معرفی می شود و حالتهای عملکردی آن در تعداد سطوح مختلف ولتاژ خروجی با جزئیات نشان داده شده است. سپس روش کلیدزنی آن توضیح داده خواهد شد. در بخش سوم نحوه محاسبه و طراحی خازنهای مورد نیاز برای ساختار پیشنهادی ارائه شده است. مطالعه تطبیعی در مقایسه با سایر ساختارهای خازن سوئیچشونده در بخش چهارم نشاندهنده مزیت ساختار پیشنهادی در کاهش قطعات، تنش ولتاژ و

#### ۲- توپولوژی نوزده سطحی پیشنهادی

در این قسمت به اصول عملکرد توپولوژی پیشنهادی و مدولاسیون فرکانس پایه برای آن اشاره میشود.

# ۲-۱-۱ اصول عملکرد توپولوژی پیشنهادی نوزده سطحی

توپولوژی پایه پیشنهاد شده نوزده سطحی که در شکل (۱) نشان داده شده است، از دو واحد نوع K تشکیل شده و هر واحد نوع K شامل یک ماژول پل H است. ترانزیستور T<sub>1</sub>a و T<sub>1</sub>b ترانزیستور یک جهته بدون دیود موازی معکوس توسط یک ماسفت سری با دیود یا دو ترانزیستور با اتصال پشت به پشت است.

ساختار پیشنهادی دارای صرفا یک منبع ولتاژ DC ورودی با اندازه عا30 است که به دو خازن سری C<sub>1a</sub> و C<sub>1</sub> متصل است و ولتاژ خروجی چندسطحی از دو سر db بهدست میآید. ولتاژ خازنهای C<sub>1a</sub> و C<sub>1</sub> در مقدار 1.5V<sub>dc</sub> تثبیت میشوند و ولتاژ خازنهای C<sub>2</sub>, C<sub>2</sub> و C<sub>2</sub> در مقدار 0.5V<sub>dc</sub> تثبیت میشوند تا اینورتر نوزده سطحی پیشنهادی به ضریب بوست ولتاژ برابر با ۱/۵ حاصل شود. توپولوژی پیشنهادی با افزدون دو کلید و یک خازن به ساختار نوع K ارائه شده در مرجع [۲۲] حاصل شده است. در مقایسه با ساختار ارائه شده مرجع [۳۳] تعداد سطوح ولتاژ تولیدی نسبت به تعداد کلیدها و خازنها افزایش چشم گیری یافته است. حالتهای عملکردی اینورتر نوزده سطحی پیشنهادی در سطوح مختلف ولتاژ خروجی در نیم سیکل مثبت در شکل (۲) و نیم سیکل منفی در شکل (۳) نشان داده شده است.

مطابق حالتهای ارائه شده در شکلهای (۲) و (۳)، حداکثر ولتاژ خروجی 4.5V<sub>dc</sub> است و بنابراین ضریب بوست ولتاژ برابر با ۱/۵ حاصل میشود. جفت کلیدهای (<sub>۱</sub><sub>a</sub> و <sub>1</sub><sub>b</sub>)، (<sub>ا</sub>S و <sub>1</sub><sub>b</sub>) و (<sub>2</sub><sub>a</sub> و <sub>2</sub><sub>a</sub>) مکمل هم هستند و این امر از پیچیدگی کنترل تا حد زیادی میکاهد. حالتهای کلیدزنی ترانزیستورهای ساختار پیشنهادی در جدول (۱) نشان داده شده است.



H شكل (۱): اينور تر پيشنهادى نوزده سطحى با دو واحد پايه نوع K مبتنى بر سلول هاى پايه پل Figure (1). The proposed 19-level inverter with two K-type basic units based on H-bridge cells



شکل (۲): حالتهای عملکرد و مسیرهای جریان اینور تر نوزده سطحی پیشنهادی در نیم سیکل مثبت Figure (2): Performance modes and paths of the proposed 19-level inverter in the positive half cycle

۲-۲- مدولاسیون فرکانس پایه برای توپولوژی پیشنهادی به دلیل تعداد سطوح ولتاژ خروجی قابل توجه، مدولاسیون فرکانس پایه مطابق با روش ارائه شده در مرجع [۲۳]، برای توپولوژی پیشنهادی اعمال شده است. این روش کلیدزنی دارای مزیتهایی مانند کاهش تلفات کلیدزنی و پیچیدگی کمتر است. زاویه کلیدزنی هر سطح ولتاژ خروجی را میتوان با تقاطع موج سینوسی مرجع و نقطه میانی ما بین سطوح ولتاژ خروجی مجاور هم تعیین کرد. بنابراین، زاویه سوئیچینگ ۵۰ در هر سطح ولتاژ خروجی به صورت رابطه (۱) است.

$$\theta_{i} = \arcsin(\frac{i - 0.25}{4.5}) \quad 0 < \theta_{i} < 0.5\pi \quad \text{for } i = (0, 0.5, 1, ..., 2.5, 4.5)$$
(1)

در این رابطه  $_{0}$  برابر صفر است. پس از تعیین زاویه کلیدزنی هر سطح ولتاژ خروجی، سیگنالهای کنترل را میتوان به سادگی توسط کنترل کننده با استفاده از جدول (۱) تولید کرد. با مقایسه شکلهای (۲) و (۳)، خازنهای  $_{1}C_{1}$  و  $_{1}C_{2}$  و  $_{2}C_{1}$  و  $_{2}C_{1}$  و  $_{2}C_{2}$  و  $_{2}C_{2}$  و  $_{2}C_{2}$  و  $_{2}C_{2}$  مغل می کنند که بنابراین تعادل خودکار به طور طبیعی حاصل میشود. (۲) در شکل (۴) نشان دهنده مدت زمان سطح i در ربع-سیکل است. بدیهی است که به دلیل خروجی متقارن، میتوان آن را بر اساس رابطههای (۲) و (۳) محاسبه کرد.

$$T_{\langle 4.5 \rangle} = T_{\langle -4.5 \rangle} = (0.5\pi - \theta_{4.5}) / (2\pi f_0)$$
(Y)



شکل (۳): حالتهای عملکرد و مسیرهای جریان اینور تر نوزده سطحی پیشنهادی در نیم سیکل منفی Figure (3): Performance modes and paths of the proposed 19-level inverter in the negative half cycle Table (1): Proposed topoplogy switching modes of 19-Levels

|      | ~              | _              | _               |                 | _               | _               | _               |          | _        |                 | _               | _               | _               |                 |                    |
|------|----------------|----------------|-----------------|-----------------|-----------------|-----------------|-----------------|----------|----------|-----------------|-----------------|-----------------|-----------------|-----------------|--------------------|
| حالت | S <sub>a</sub> | S <sub>b</sub> | S <sub>1c</sub> | S <sub>1d</sub> | T <sub>1a</sub> | T <sub>1b</sub> | S <sub>2a</sub> | $S_{2b}$ | $S_{2c}$ | S <sub>2d</sub> | T <sub>2a</sub> | Т <sub>2b</sub> | T <sub>3a</sub> | T <sub>3b</sub> | Vo                 |
| ١    | •              | ١              | •               | ١               | ١               | •               | •               | ١        | •        | •               | •               | •               | ١               | ١               | +•/۵               |
| ٢    | •              | ١              | •               | ١               | ١               | •               | •               | ١        | •        | •               | ١               | ١               | •               | •               | + 1                |
| ٣    | •              | •              | •               | ١               | ١               | •               | •               | ١        | ١        | •               | •               | •               | •               | •               | $+1/\Delta$        |
| ۴    | •              | •              | ١               | •               | •               | ١               | ١               | •        | •        | •               | •               | •               | ١               | ١               | +۲                 |
| ۵    | •              | ١              | ١               | •               | •               | ١               | ١               | •        | •        | •               | ١               | ١               | ٠               | •               | $+\Upsilon/\Delta$ |
| ۶    | •              | ١              | ١               | •               | •               | ١               | •               | •        | ١        | •               | •               | •               | •               | •               | +٣                 |
| ٧    | •              | ١              | ١               | •               | •               | •               | •               | •        | •        | •               | •               | •               | ١               | ١               | +٣/۵               |
| ٨    | •              | ١              | ١               | •               | •               | •               | •               | ١        | •        | •               | ١               | ١               | •               | •               | +۴                 |
| ٩    | •              | ١              | ١               | •               | •               | •               | •               | ١        | ١        | •               | •               | •               | •               | •               | +۴/۵               |
| ١٠   | •              | ١              | •               | ١               | ١               | •               | •               | ١        | •        | •               | •               | •               | ١               | ١               | •                  |
| 11   | ١              | •              | ١               | •               | •               | ١               | ١               | •        | •        | •               | ١               | ١               | •               | •               | - • /∆             |
| ١٢   | ١              | •              | ١               | •               | •               | ١               | ١               | •        | •        | •               | •               | •               | ١               | ١               | - 1                |
| ۱۳   | ١              | •              | ١               | •               | •               | ١               | ١               | •        | •        | ١               | •               | •               | •               | •               | $-1/\Delta$        |
| 14   | ١              | •              | •               | ١               | ١               | •               | •               | ١        | •        | •               | ١               | ١               | •               | •               | -۲                 |
| ۱۵   | ١              | •              | •               | ١               | ١               | •               | •               | ١        | •        | •               | •               | •               | ١               | ١               | $-\Upsilon/\Delta$ |
| 18   | ١              | •              | •               | ١               | ١               | •               | •               | ١        | •        | ١               | •               | •               | •               | •               | ۳-                 |
| ١٧   | ١              | •              | •               | ١               | •               | •               | ١               | •        | •        | •               | ١               | ١               | •               | •               | $- arphi / \Delta$ |
| ١٨   | ١              | •              | •               | ١               | •               | •               | ١               | •        | •        | •               | •               | •               | ١               | ١               | -۴                 |
| ۱۹   | ١              | •              | •               | ١               | •               | •               | ١               | •        | •        | ١               | •               | •               | •               | •               | -۴/۵               |

جدول (۱): حالتهای کلیدزنی تویولوژی پیشنهادی نوزده سطحی

$$T_{} = T_{<-i>} = \frac{\theta_{i+0.5} - \theta_{i}}{2 \pi f_{o}}$$

(٣)

٣- تحليل تعادل خودكار ولتاژ خازنها

$$\overline{\mathbf{i}_{np1\langle m\rangle}} = \frac{\mathbf{v}\mathbf{c}_{1b}}{Z_{\langle m\rangle}}, \quad \overline{\mathbf{i}_{np1\langle m\rangle}} = \frac{2\mathbf{V}_{dc} - \mathbf{v}\mathbf{c}_{1b}}{Z_{\langle -m\rangle}}$$
(f)

بنابراین، بار خالص متناظر نقطه خنثی در نیم-سیکل مثبت و نیم-سیکل منفی بهصورت رابطه (۵) ارائه شده است.

$$\Delta \mathbf{Q}_{\langle + \rangle} = 2 \left( \frac{\mathbf{T}_{\langle 0.5 \rangle}}{\mathbf{Z}_{\langle 0.5 \rangle}} + \frac{\mathbf{T}_{\langle 1 \rangle}}{\mathbf{Z}_{\langle 1 \rangle}} + \frac{\mathbf{T}_{\langle 1.5 \rangle}}{\mathbf{Z}_{\langle 2.\rangle}} + \frac{\mathbf{T}_{\langle 2.5 \rangle}}{\mathbf{Z}_{\langle 2.5 \rangle}} + \frac{\mathbf{T}_{\langle 3 \rangle}}{\mathbf{Z}_{\langle 3 \rangle}} \right) \mathbf{v}_{\mathrm{C1b}}$$

$$= 2 \left( \frac{\mathbf{T}_{\langle 0.5 \rangle}}{\mathbf{Z}_{\langle -0.5 \rangle}} + \frac{\mathbf{T}_{\langle 1 \rangle}}{\mathbf{Z}_{\langle -1 \rangle}} + \frac{\mathbf{T}_{\langle 1.5 \rangle}}{\mathbf{Z}_{\langle -1.5 \rangle}} + \frac{\mathbf{T}_{\langle 2 \rangle}}{\mathbf{Z}_{\langle -2 \rangle}} + \frac{\mathbf{T}_{\langle 2.5 \rangle}}{\mathbf{Z}_{\langle -2.5 \rangle}} + \frac{\mathbf{T}_{\langle 3 \rangle}}{\mathbf{Z}_{\langle -3 \rangle}} \right) \left( 2\mathbf{V}_{\mathrm{dc}} - \mathbf{v}_{\mathrm{C1b}} \right)$$

$$(\Delta)$$



شکل (۴): ولتاژ خروجی با کلیدزنی فرکانس پایه





شکل (۵): مدارهای معادل تعمیم یافته برای خازنهای ۲<sub>۵</sub> و ۲<sub>۵</sub> در سطوح مختلف ولتاژ خروجی. (الف): مدار معادل C<sub>1b</sub> در سطح (۱،۱/۵ و و ۰/۵)، (ب): مدار معادل C<sub>1b</sub> در سطح (۳–، ۰/۵– و ۲)، (ج): مدار معادل c<sub>1</sub><sub>b</sub> در سطح (۰/۵– ، ۱– و ۰/۵–)، (د): مدار معادل C<sub>1b</sub> در سطح

(۳، ۵/۵ و ۲-)

Figure (5): Generalized equivalent circuits for capacitors  $C_{1a}$  and  $C_{1b}$  at different output voltage levels, a) Equivalent circuit of  $C_{1b}$  at the level (1.5, 1 and 0.5), b) Equivalent circuit of  $C_{1b}$  at the level (-3, -2.5 and 2), c) Equivalent circuit of  $C_{1a}$  at the level (-1.5, -1 and -0.5), d) Equivalent circuit of  $C_{1b}$  at the level (3, 2.5 and -2)

 $R_L$  پارامتر  $C_{2a}$  مدت زمان سطح m را در ۱/۴ سیکل نشان میدهد  $T_{\langle M \rangle} = T_{\langle -M \rangle} = T_{\langle -M \rangle}$ . در واقع خازنهای  $C_{2a}$  و  $C_{2a}$  و بار خروجی  $T_{\langle M \rangle} = T_{\langle -M \rangle}$  از سطح M و سطح  $M - \mu$  به هم متصل هستند، بنابراین مطابق شکلهای (۲) و (۳) امپدانس  $Z_{eq<M>} = Z_{eq<M>}$  است. به این ترتیب، کل شارژ خالص تحویل/ جذب شده توسط خازنهای  $C_{1a}$  و  $C_{1b}$  در یک سیکل به صورت رابطه (۶) به دست می آید.

$$\Delta \mathbf{Q} = \Delta \mathbf{Q}_{\langle + \rangle} - \Delta \mathbf{Q}_{\langle - \rangle} = 4 \left( \frac{\mathbf{T}_{\langle 0.5 \rangle}}{\mathbf{Z}_{\langle 0.5 \rangle}} + \frac{\mathbf{T}_{\langle 1 \rangle}}{\mathbf{Z}_{\langle 1 \rangle}} + \frac{\mathbf{T}_{\langle 1.5 \rangle}}{\mathbf{Z}_{\langle 1.5 \rangle}} + \frac{\mathbf{T}_{\langle 2 \rangle}}{\mathbf{Z}_{\langle 2.5 \rangle}} + \frac{\mathbf{T}_{\langle 3 \rangle}}{\mathbf{Z}_{\langle 3 \rangle}} \right) \left( \mathbf{V}_{C1b} - \mathbf{V}_{dc} \right) \tag{8}$$

با توجه به تعادل آمپر ثانیه خازن در حالت پایدار، کل شارژ خالص تحویل/جذب شده  $\Delta Q$  در طول یک سیکل متقارن صفر در نظر گرفته می شود. بنابراین، نتیجه گیری در حالت پایدار می تواند رابطه (۲) را به دست آورد. در نتیجه، ولتاژ خازنهای  $C_{1b}$ و  $C_{1a}$  به طور طبیعی بدون راه کارهای تعادل کمکی در منبع ولتاژ مستقیم  $V_{dc}$  باقی می ماند. تعادل خود کار فوق و استنباط مربوطه برای هر ضریب توان معتبر است. زیرا نسبت توزیع توان اینورتر مستقل از ضریب توان (یا زاویه امپدانس) است و برای خازنهای  $C_{2a}$  و  $C_{2b}$  می توان از همین روش استفاده کرد و ولتاژ آنها در حالت پایدار در نصف  $V_{dc}$  حفظ می شود.

 $V_{C1a} = 2 V_{dc} - V_{C1b} = V_{dc}$  (Y)

# ۳–۱– محاسبات خازن

با توجه به خروجی متقارن، فقط عملکرد خازنهای د<sub>1</sub>C و c<sub>2</sub>c در نیم سیکل مثبت مورد تجزیه و تحلیل قرار می گیرد. مدارهای معادل کامل مربوط به شکل (۲) در سطوح ولتاژ خروجی مختلف در نیم سیکل مثبت به صورت شکل (۶) نشان داده شده است. فرض بر این است که خازنهای C<sub>1a</sub>=C<sub>1</sub> و C<sub>2c</sub>=C<sub>2</sub>c=C<sub>2</sub>c مختلف در نیم سیکل مثبت به صورت شکل (۶) نشان داده شده است. در حالت پایدار کار کرده باشد. تغییر ولتاژ خازنها در دو حالت رخ می دهد: در طول مدت پیوسته هر سطح ولتاژ خروجی، یا در طول لحظه کلیدزنی بین سطوح ولتاژ خروجی مجاور. نوسانات ولتاژ خازنهای c<sub>2</sub>c می ولتاژ خروجی، یا خروجی را می توان به صورت زیر به دست آورد. در طول سطح مادر معادل آن به صورت شکل (۶) نشان داده شده است. با توجه به قانون کیرشهف (KCL)، جریانهای خازن های c<sub>2</sub>c و بار خروجی معادل آن به صورت رابطه های (۸) و (۹) بیان کرد.

$$i_{2a} = i_{2b}$$

$$i_{2a} = C_1 \frac{dv_{1a}}{dt} - C_1 \frac{dv_{1b}}{dt} = C_1 \frac{d(2V_{dc} - v_{1b})}{dt} - C_1 \frac{dv_{1b}}{dt} = -2C_1 \frac{dv_{1b}}{dt} = -2i_{1b}$$
(A)

$$i_{L} = C_{2} \frac{dv_{2a}}{dt} - C_{2} \frac{dv_{2c}}{dt} = C_{2} \frac{dv_{2a}}{dt} - C_{2} \frac{d(v_{1b} - v_{2a} - v_{2b})}{dt}$$

$$= 2C_{2} \frac{dv_{2a}}{dt} - C_{2} \frac{dv_{1b}}{dt} + C_{2} \frac{dv_{2b}}{dt} = 2i_{2a} - \frac{C_{2}}{C_{1}}i_{1b} + i_{2b}$$
(9)

با ترکیب رابطههای (۸) و (۹)، جریان خازنهای C<sub>2</sub>c و C<sub>1</sub>b را میتوان با جریان بار در سطح نصف V<sub>dc</sub> بهصورت رابطههای (۱۰) و (۱۱) بیان کرد:

$$\begin{cases} i_{1b} = -\frac{C_1}{4C_1 + C_2} i_L = -\frac{C_1}{4C_1 + C_2} \times \frac{V_{dc}}{2R_L} \\ i_{2C} = -\frac{2C_1 + C_2}{4C_1 + C_2} i_L = -\frac{2C_1 + C_2}{4C_1 + C_2} \times \frac{V_{dc}}{2R_L} \end{cases}$$
(1.)

$$\begin{cases} Q_{1b\langle 0.5\rangle} = \frac{C_1}{4C_1 + C_2} \times \frac{V_{dc} T_{\langle 0.5\rangle}}{2R_L} \\ Q_{2b\langle 0.5\rangle} = \frac{2C_1 + C_2}{4C_1 + C_2} \times \frac{V_{dc} T_{\langle 0.5\rangle}}{2R_L} \end{cases}$$
(11)



شکل(۶): مدارهای معادل برای سطوح ولتاژ خروجی مختلف در نیم سیکل مثبت Figure (6): Equivalent circuits for different output voltage levels in the positive half cycle

بهطور مشابه، مقدار دشارژ خازنهای C<sub>1</sub>b و C<sub>2</sub>c در سایر سطوح ولتاژ خروجی را میتوان بهترتیب در رابطههای (۱۲) و (۱۳) بر اساس شکل (۶) خلاصه کرد. همچنین نوسان ولتاژ و مقدار شارژ و دشارژ خازن بهصورت است. با در نظر گرفتن فرکانس خروجی ۵۰ هرتز، مدت (m برابر ۱،۰،۵، ۱، ۱/۵، ۲، ۳/۵، ۳، ۴/۳۵) هر سطح ولتاژ خروجی را میتوان از رابطه (۲) تعیین کرد و افت ولتاژ خازنها در هر مدت زمان را میتوان از طریق رابطههای (۱۲)، (۱۳)، (۱۴) و (۱۵) محاسبه کرد. تاکنون، افت ولتاژ روی خازنهای c<sub>2</sub>c و م<sub>1</sub>C در هر مدت زمان سطوح مخلتف ولتاژ خروجی به دست آمده است. در مرحله دوم، تغییر ولتاژ در طول لحظه کلیدزنی، در ما بین سطوح ولتاژ خروجی مجاور در نظر گرفته میشود. لحظه تغییر کلیدزنی از سطح ۲ به ۱/۵ می رسد.

$$\begin{cases} \Delta Q_{1b\langle 0.5\rangle} = \frac{C_1}{4C_1 + C_2} \times \frac{V_{dc}T_{\langle 0.5\rangle}}{2R_L} & \Delta Q_{1b\langle 3\rangle} = 0 \\ \Delta Q_{1b\langle 1\rangle} = \frac{C_1}{4C_1 + C_2} \times \frac{V_{dc}T_{\langle 1\rangle}}{R_L} & \Delta Q_{1b\langle 3.5\rangle} = 0 \\ \Delta Q_{1b\langle 1.5\rangle} = \frac{2C_1}{4C_1 + C_2} \times \frac{1.5V_{dc}T_{\langle 1.5\rangle}}{R_L} & \Delta Q_{1b\langle 4\rangle} = 0 \\ \Delta Q_{1b\langle 2\rangle} = \frac{2C_1}{4C_1 + C_2} \times \frac{2V_{dc}T_{\langle 2\rangle}}{R_L} & \Delta Q_{1b\langle 4.5\rangle} = 0 \\ \Delta Q_{1b\langle 2.5\rangle} = \frac{C_1}{4C_1 + C_2} \times \frac{2.5V_{dc}T_{\langle 2.5\rangle}}{R_L} & \Delta Q_{1b\langle 4.5\rangle} = 0 \end{cases}$$
(17)

$$\begin{cases} \Delta Q_{2b(0.5)} = \frac{2C_1 + C_2}{4C_1 + C_2} \times \frac{V_{4c}T_{(0.5)}}{2R_L} & \Delta Q_{2c(3.5)} = 0 \\ \Delta Q_{2c(1)} = \frac{2C_1 + C_2}{4C_1 + C_2} \times \frac{V_{4c}T_{(1)}}{R_L} & \Delta Q_{2c(3.5)} = \frac{3.5V_{4c}T_{(3.5)}}{R_L} \\ \Delta Q_{2c(1.5)} = \frac{C_2}{4C_1 + C_2} \times \frac{1.5V_{4c}T_{(1.5)}}{R_L} & \Delta Q_{2c(4.5)} = \frac{4V_{4c}T_{(4)}}{R_L} & (1\%) \\ \Delta Q_{2c(2.5)} = \frac{C_2}{4C_1 + C_2} \times \frac{2V_{4c}T_{(2.5)}}{R_L} & \Delta Q_{2c(4.5)} = \frac{4.5V_{4c}T_{(4.5)}}{R_L} \\ \Delta Q_{2c(2.5)} = \frac{2C_1}{4C_1 + C_2} \times \frac{2.5V_{4c}T_{(2.5)}}{R_L} & \Delta Q_{2c(4.5)} = \frac{4.5V_{4c}T_{(4.5)}}{R_L} \\ \Delta Q_{2c(2.5)} = \frac{1.76 \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{4c}}{R_L}, & \Delta U_{1b(3.5)} = 0 \\ \Delta U_{1b(0.5)} = \frac{1.76 \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{4c}}{R_L}, & \Delta U_{1b(3.5)} = 0 \\ \Delta U_{1b(2.5)} = \frac{10.56 \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{4c}}{R_L}, & \Delta U_{1b(4.5)} = 0 \\ \Delta U_{1b(2.5)} = \frac{10.66 \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{4c}}{R_L}, & \Delta U_{1b(4.5)} = 0 \\ \Delta U_{1b(2.5)} = \frac{10.66 \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{4c}}{R_L}, & \Delta U_{2c(3.5)} = 0 \\ \Delta U_{2c(3.5)} = \frac{10.66 \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{4c}}{R_L}, & \Delta U_{2c(3.5)} = 0 \\ \Delta U_{2c(3.5)} = \frac{10.66 \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{4c}}{R_L}, & \Delta U_{2c(3.5)} = 0 \\ \Delta U_{2c(3.5)} = \frac{10.66 \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{4c}}{R_L}, & \Delta U_{2c(3.5)} = 0 \\ \Delta U_{2c(3.5)} = \frac{10.56 \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{4c}}{R_L}, & \Delta U_{2c(3.5)} = 19.81 \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{4c}}{R_L} \\ \Delta U_{2c(1.5)} = \frac{1.88 \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{4c}}{R_L}, & \Delta U_{2c(3.5)} = \frac{19.81 \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{4c}}{R_L} \\ \Delta U_{2c(2.5)} = \frac{15.88 \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{4c}}{R_L}, & \Delta U_{2c(4.5)} = \frac{18.67 \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{4c}}{R_L} \\ \Delta U_{2c(2.5)} = \frac{11.36 \frac{C_1}{C_2} \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{4c}}{R_L} \\ \Delta U_{2c(2.5)} = \frac{11.36 \frac{C_1}{C_2} \times 10^{-4}}{R_L} \times \frac{V_{4c}}{R_L} \\ \Delta U_{2c(2.5)} = \frac{11.36 \frac{C_1}{C_2} \times 10^{-4}}{R_L} \times \frac{V_{4c}}{R_L} \\ \Delta U_{2c(2.5)} = \frac{11.36 \frac{C_1}{C_2} \times 10^{-4}}{R_L} \times \frac{V_{4c}}{R_L} \\ \Delta U_{2c(2.5)} = \frac{11.36 \frac{C_1}{C_2} \times 10^{-4}}{R_L} \times \frac{V_{4c}}{R_L} \\ \Delta U_{2c(2.5)} = \frac{11.36 \frac{C_1}{C_2} \times 10^{-4}}{R_L}$$

عملکرد اینورتر در نیم-سیکل مثبت دارای دو مرحله است: الف- افزایش ولتاژ خروجی از سطح صفر به سطح ۴/۵، ب- کاهش ولتاژ خروجی از سطح صفر به سطح ۴/۵، ب- کاهش ولتاژ خروجی از سطح ما به سطح ۴/۵، با خازن سری ولتاژ خروجی از سطح ۲۵/۵ به صفر. همان طور که در شکل (۶-الف) و (۶-ب) نشان داده شده است، خازن داری با خازن سری C2a، C2a و 20% و 20% مداوم از مقدار مرجع منبع ولتاژ مل کر در طول سطح ۱/۵، ۱ و ۱/۵ و ۱/۵ کاهش می یابد و پس از آن، خازن سری 22م، 20 و 22م به طور مداوم از مقدار مرجع منبع ولتاژ ملح ۵/۵ به شکل (۶-ج) تبدیل کاهش می یابد و پس از آن، خازن سری 22م، 20 و 22م به طور موازی با خازن ما کاد، ۱ و ۱/۵ کاهش می یابد و پس از آن، خازن سری 22م، 20 و 22م به طور موازی با خازن ما که در ابتدای سطح ۱/۵ به شکل (۶-ج) تبدیل می می شود و بنابراین خازنهای سری 22م، و22 و 22م هنگام دشارژ، خازن ما که در ایندای سطح ۱/۵ به شکل (۶-ج) تبدیل می می شود و بنابراین خازنهای سری 22م، 20 و 22م هنگام دشارژ، خازن ما که در تمارژ می شوند، بنابراین ولتاژ خازن ما که می می یابد. فرض بر این است که تغییر ولتاژ خازنها بدون وقفه انجام می شود و از تاثیر بار خروجی در لحظه کلیدزنی ۱/۵ به تال به می شود، بنابراین ولتاژ خازن ما که در به ۲۰ می شود. و از تاثیر بار خروجی در لحظه کلیدزنی ۱/۵ به تادیده گرفته می شود. بنابراین، از شکل (۶) انجام می شود، که در نادیده گرفته می شود. بنابراین، از شکل (۶) نادی می خازنها در لحظه کلیدزنی به صورت رابطه (۱۶) انجام می شود، که در نادیده گرفته می شود. بنابراین، از شکل (۶) شارژ خالص خازنها در لحظه کلیدزنی به صورت رابطه (۱۶) انجام می شود، که در نادیده گرفته می شود. بنابراین، از شکل (۶) شارژ خالص خازنها در لحظه کلیدزنی به صورت رابطه (۱۶) انجام می شود، که در نادیده گرفته می شود. بنابراین، از شکل (۶) شارژ خالص خازنها در لحظه کلیدزنی به صورت رابطه (۱۰۵) انجام می شود، که در نادیده گرفته می شود. بنابراین، از شکل (۶) شارژ خالص خازنها در لحظه کلیدزنی به صورت رابطه (۱۶) انجام می شود، که در خاز در ای می شود. می شود می شود می می شود. می شود می می شود می می شود می می شود می می شود. می شود می می شاند.

آن خازن سری C<sub>2a</sub>/C<sub>2b</sub>/C<sub>2c</sub> را نشان میدهد و از اینرو میتوان تغییرات ولتاژ خازنها را در لحظه کلیدزنی بهصورت رابطه (۱۷) نوشت:

$$\Delta Q_{2a/2b/2c} = \Delta Q_{1a} + \Delta Q_{1b} = 2\Delta Q_{1a} = 2\Delta Q_{1b}$$
<sup>(19)</sup>

$$\begin{cases} \Delta Q_{1a} = C_1 \Delta U_{1a\langle 1.5 \rightarrow 2 \rangle} = C_1 \left( V_{1a\langle +1.5 \rangle} - V_{1a\langle -2 \rangle} \right) \\ \Delta Q_{1a} = \frac{C_2}{2} \Delta U_{2a/2b/2C\langle 1.5 \rightarrow 2 \rangle} = \frac{C_2}{2} \left( V_{2a/2b\langle 1.5 - \rangle} - V_{2a/2b/2C\langle 2+ \rangle} \right) \end{cases}$$
(1Y)

با ترکیب رابطههای (۱۵) و (۱۶)، و با در نظر گرفتن ولتاژ خازن <V<sub>1a<-2</sub> برابر با ولتاژ خازن <V<sub>2a/2b<1.5-1</sub>, ولتاژهای خازن د<sub>1</sub>a در لحظه اول سطح ولتاژ خروجی دو میتواند بهصورت رابطه (۱۸) ارائه شود و نوسانات ولتاژ آن در طول لحظه کلیدزنی به-صورت رابطه (۱۹) است.

$$V_{la(2-)} = V_{2a/2b(2-)} = V_{dc} + \frac{4C_1 V_{la(1.5+)} + C_2 V_{2a/2b(1.5+)}}{4C_1 + C_2}$$
(1A)

$$\Delta U_{1a\langle 1.5 \rightarrow 2 \rangle} = \Delta U_{1a\langle 1.5 \rightarrow 2 \rangle} = \frac{C_2}{4C_1 + C_2} \left( V_{1a\langle 1.5 + \rangle} - V_{2a/2b/2C\langle 1.5 + \rangle} \right)$$
(19)

رابطههای (۱۸) و (۱۹) نتیجه گیری کلی است که می تواند در لحظه تغییر سطح ۲/۵ به ۳ و یا سطح ۱/۵ به ۲ در مرحله نزولی اعمال کرد. با جایگزینی این شرط در رابطه (۲۰):

$$\begin{split} \mathbf{V}_{\mathrm{la}\langle 2-\rangle} &= \mathbf{V}_{2\mathrm{a}/2\mathrm{b}/2\mathrm{C}\langle -2\rangle} = \mathbf{V}_{\mathrm{dc}} + \frac{4\mathrm{C}_{1} - \mathrm{C}_{2}}{4\mathrm{C}_{1} + \mathrm{C}_{2}} \Big( \mathbf{V}_{\mathrm{la}\langle 1.5+\rangle} - \mathbf{V}_{\mathrm{dc}} \Big) & \stackrel{\mathrm{C}_{2} \to 4\mathrm{C}_{1}}{\approx} \mathbf{V}_{\mathrm{dc}} \\ \mathbf{V}_{\mathrm{lb}\langle 2-\rangle} &= 2\mathrm{V}_{\mathrm{dc}} - \mathrm{V}_{\mathrm{la}\langle 2-\rangle} & \stackrel{\mathrm{C}_{2} \to 4\mathrm{C}_{1}}{\approx} \mathrm{V}_{\mathrm{dc}} \end{split}$$
(Y • )

به عبارت دیگر ولتاژ خازن  $C_{1b}$  یا خازن سری  $C_{2c}$  و  $C_{2c}$  و  $C_{2b}$  در طول سطح ۱، ۱ و ۱، ۵ و ۱۰ منبع ولتاژ  $V_{dc}$  کاهش مییابد. اگر ظرفیت خازن  $C_2$  نزدیک چهار برابر C<sub>1</sub> باشد، پس از لحظه تغییر سطح ۲ به ۱/۵ دوباره به منبع  $V_{dc}$  تبدیل میشود و همین وضعیت را میتوان در لحظه تغییر سطح ۲ به ۱/۵ مرحله نزولی نیز مشاهده کرد. سرانجام حداکثر ولتاژ روی خازن  $C_{2c}$  قابل محاسبه است که بر اساس تجزیه و تحلیل فوق، کمترین ولتاژ خازن  $C_{1b}$  پس از مدت زمان سطح ۲ به ۱/۵ رخ میدهد و افت ولتاژ مربوطه در مقایسه با مقدار مرجع منبع ولتاژ  $V_{dc}$  بر اساس رابطه (۱۴) قابل محاسبه است.

$$\Delta U_{1b(drop)} = \Delta U_{1b\langle 0.5\rangle} + \Delta U_{1b\langle 1.5\rangle} + \Delta U_{1b\langle 1.5\rangle} = \frac{16.6 \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{dc}}{R_L}$$
(11)

از طرف دیگر، ولتاژ خازنهای سری C<sub>2</sub>c و C<sub>2</sub>c و C<sub>2</sub>c در طول سطح ۴/۵، ۴ و ۳/۵ کاهش مییابد و سپس در لحظه کلیدزنی سطح ۳/۵ به ۳ در مرجله نزولی با خازن C<sub>1</sub>a موازی میشود و بنابراین خازنهای C<sub>2</sub>c و C<sub>2</sub>c و C<sub>2</sub>c توسط خازن C<sub>1</sub>b شارژ میشوند و ولتاژ خازن د<sub>1</sub>b در همینحال فراتر از منبع ولتاژ V<sub>dc</sub> افزایش مییابد، بهطوری که بالاترین سطح ولتاژ میتواند در خازن c<sub>1</sub>b رخ دهد. با استفاده از رابطه (۱۸)، افزایش ولتاژ مربوطه خازن د<sub>1</sub>b در مقایسه با مقدار مرجع منبع مل<sup>y</sup> را میتوان بهصورت رابطه (۲۲) بهدستآورد.

$$\Delta U_{1b\langle rise \rangle} = \Delta U_{1b\langle 4 \to 3.5 \rangle} - \Delta U_{1b\langle 2.5 \rangle} = \frac{C_2}{4C_1 + C_2} \left( V_{1a\langle 4+\rangle} - V_{2a/2b\langle 4+\rangle} \right) - \Delta U_{1b\langle 1.5 \rangle} = \frac{C_2}{4C_1 + C_2} 2 \left( \Delta U_{2b\langle 4 \rangle} + 2\Delta U_{2b\langle 4.5 \rangle} \right) - \Delta U_{1b\langle 2 \rangle} = \frac{122.36 \times 10^{-4}}{4C_1 + C_2} \times \frac{V_{dc}}{R_L}$$
(YY)

با مقایسه رابطههای (۲۱) و (۲۲) مشخص شده است که حداکثر ریپل ولتاژ خازن C<sub>1b</sub> در نیم سیکل مثبت (ΔU<sub>1b(rise</sub> در رابطه (۲۱) است. بنابراین، حداکثر ریپل ولتاژ خازن C<sub>1</sub>a در سیکل کامل به صورت رابطه (۲۳) است.

$$\Delta U_{1b\langle \text{max} \rangle} = 2\Delta U_{1b\langle \text{rise} \rangle} = \frac{244.72 \times 10^{-4}}{4C_1 + C_2} \times \frac{\text{Vdc}}{R_L}$$
(YY)

همان طور که خازن C<sub>2</sub> شارژ می شود و ولتاژ آن در طول لحظه کلیدزنی برای سطح ۱ به ۱/۵ در مرحله صعودی، و هم چنین سطح ۱/۵ به ۲ در مرحله نزولی افزایش می یابد. بنابراین حداکثر ریپل ولتاژ خازن C<sub>2</sub> را می توان تقریبا با افت ولتاژ مداوم آن در طول سطح ۴/۵ و ۴، ۲/۵ و ۴، ۲/۵ و ۲ در مرحله صعودی، و سطح ۴ و ۳/۵ را در مرحله نزولی به صورت رابطه (۲۴) محاسبه کرد.

$$\Delta U_{2b(\max)} = \Delta U_{2b(2.5)} + 2\Delta U_{2b(3.5)} + 2\Delta U_{2b(4)} + 2\Delta U_{2b(4.5)} = \left(\frac{21.36C_1 / C_2}{4C_1 + C_2} + \frac{140}{C_2}\right) \times 10^{-4} \times \frac{V_{dc}}{R_L}$$
(14)

# ۳-۲- تعیین ظرفیت خازن

تعیین ظرفیت خازن در توپولوژیهای خازن سوئیچشونده بسیار مهم است. بهطور کلی اندازه و ظرفیت هر توپولوژی بر اساس مدت زمان شارژ تغییر می کند. فرض کنید نیم سیکل (π) دوره اساسی به یک دوره زمانی برابر تقسیم میشود. در شکل (۲) حالتهای شارژ و دشارژ خازن ارائه شده است. جریان عبوری از خازن در طول شارژ بهصورت رابطه (۲۵) است.

$$i_{\rm C} = \frac{V_{\rm in} - V_{\rm FC}}{r_{\rm C} + 2r_{\rm sw}} e^{-\frac{T}{RC}}$$
(Y $\Delta$ )

مدت زمان بهصورت ∆t نشان داده شده و جریان شارژ خازن برای توپولوژی پیشنهادی بهصورت رابطه (۲۶) است.

$$i_{\rm C}.2\Delta t = \frac{V_{\rm in} - V_{\rm FC}}{R}.2\Delta t \tag{77}$$

در رابطه (۲۵)، R مجموع مقاومت داخلی خازن و قطعات نیمههادی است. زمان شارژ خازن 2Δt و زمان دشارژ خازن Δt است که تعادل خودکار جریان و خازن را حفظ میکند. حداکثر مقدار دشارژ و ظرفیت بهینه خازن بهصورت رابطه (۲۷) است و همچنین در جدول (۲) حالتهای شارژ و دشارژ خازنهای توپولوژی پیشنهادی ارائه شده است.

Table (2): Charging and discacitors modes of capacitors of the proposed topology جدول (۲): حالتهای شارژ و دشارژ خازنهای توپولوژی پیشنهادی نوزده سطحی

| سطح                                               | $C_{2a}$                                                             | $C_{2b}$                                                          | $C_{2c}$                                                               |  |  |
|---------------------------------------------------|----------------------------------------------------------------------|-------------------------------------------------------------------|------------------------------------------------------------------------|--|--|
| +٩                                                | دشارژ                                                                | دشارژ                                                             | دشارژ                                                                  |  |  |
| $+\lambda$                                        | بدون تغيير                                                           | دشارژ                                                             | دشارژ                                                                  |  |  |
| $+\gamma$                                         | بدون تغيير                                                           | بدون تغيير                                                        | دشارژ                                                                  |  |  |
| +9                                                | شارژ                                                                 | شارژ                                                              | شارژ                                                                   |  |  |
| +Δ                                                | شارژ                                                                 | شارژ                                                              | شارژ                                                                   |  |  |
| +۴                                                | شارژ                                                                 | شارژ                                                              | شارژ                                                                   |  |  |
| +۳                                                | دشارژ                                                                | دشارژ                                                             | دشارژ                                                                  |  |  |
| +۲                                                | بدون تغيير                                                           | دشارژ                                                             | دشارژ                                                                  |  |  |
| + )                                               | بدون تغيير                                                           | بدون تغيير                                                        | دشارژ                                                                  |  |  |
|                                                   |                                                                      |                                                                   |                                                                        |  |  |
| •                                                 | بدون تغيير                                                           | بدون تغيير                                                        | بدون تغيير                                                             |  |  |
| ۰<br>- ۱                                          | بدون تغيير<br>شارژ                                                   | بدون تغيير<br>شارژ                                                | بدون تغییر<br>شارژ                                                     |  |  |
| •<br>-1<br>-۲                                     | بدون تغییر<br>شارژ<br>شارژ                                           | بدون تغییر<br>شارژ<br>شارژ                                        | بدون تغییر<br>شارژ<br>شارژ                                             |  |  |
| •<br>-1<br>-7<br>-7                               | بدون تغییر<br>شارژ<br>شارژ<br>شارژ                                   | بدون تغییر<br>شارژ<br>شارژ<br>شارژ                                | بدون تغییر<br>شارژ<br>شارژ                                             |  |  |
| •<br>-1<br>-۲<br>-۳<br>-۴                         | بدون تغییر<br>شارژ<br>شارژ<br>شارژ                                   | بدون تغییر<br>شارژ<br>شارژ<br>شارژ                                | بدون تغییر<br>شارژ<br>شارژ<br>شارژ<br>شارژ                             |  |  |
| •<br>-1<br>-۲<br>-۳<br>-۴<br>-۵                   | بدون تغییر<br>شارژ<br>شارژ<br>شارژ<br>شارژ                           | بدون تغییر<br>شارژ<br>شارژ<br>شارژ<br>شارژ                        | بدون تغییر<br>شارژ<br>شارژ<br>شارژ<br>شارژ                             |  |  |
| •<br>-1<br>-7<br>-7<br>-7<br>-8<br>-8             | بدون تغییر<br>شارژ<br>شارژ<br>شارژ<br>شارژ<br>شارژ                   | بدون تغییر<br>شارژ<br>شارژ<br>شارژ<br>شارژ<br>شارژ                | بدون تغییر<br>شارژ<br>شارژ<br>شارژ<br>شارژ<br>شارژ                     |  |  |
| •<br>-1<br>-7<br>-7<br>-7<br>-8<br>-9<br>-7       | بدون تغییر<br>شارژ<br>شارژ<br>شارژ<br>شارژ<br>شارژ<br>دشارژ          | بدون تغییر<br>شارژ<br>شارژ<br>شارژ<br>شارژ<br>شارژ<br>بدون تغییر  | بدون تغییر<br>شارژ<br>شارژ<br>شارژ<br>شارژ<br>شارژ<br>بدون تغییر       |  |  |
| •<br>-1<br>-7<br>-7<br>-7<br>-8<br>-9<br>-7<br>-7 | بدون تغییر<br>شارژ<br>شارژ<br>شارژ<br>شارژ<br>دارژ<br>دشارژ<br>دشارژ | بدون تغییر<br>شارژ<br>شارژ<br>شارژ<br>شارژ<br>بدون تغییر<br>دشارژ | بدون تغییر<br>شارژ<br>شارژ<br>شارژ<br>شارژ<br>بدون تغییر<br>بدون تغییر |  |  |

$$Q_{FC} = 2 \int_{0}^{T/4} I_{L}(t)dt$$
(YY)

۳–۳– **تحلیل تلفات توان** تلفات توان اینورتر نوزده سطحی پیشنهادی را میتوان به تلفات ریپل، تلفات هدایتی و تلفات کلیدزنی تقسیم نمود که در ادامه مورد بررسی قرار می*گ*یرد.

$$P_{t-rip} = f_0 [C_1 (V_{dc} \times 7\%)^2 + C_2 (0.5V_{dc} \times 9\%)^2]$$

#### ۳–۳–۲– تلفات هدایتی

(29)

تلفات هدایتی توسط پارامترهای پارازیتی موجود در مسیر جریان بار خروجی ایجاد میشود که عمدتا مقاومت داخلی خازن r<sub>s</sub> و مقاومت در حالت وصل r<sub>s</sub> برای توپولوژی پیشنهادی است. بهعنوان مثال با نیمسیکل مثبت، میتوان آن را از شکل (۲) مشاهده کرد، که کل جریان خروجی در طول یک سطح از طریق چندین مسیر جریان تامین میشود. در اینجا، مسیر جریان با حداکثر مقاومت پارازیتی کل انتخاب میشود و فرض میشود که بهطور کامل در طول یک سطح از این با در این با در طول یک سطح از مریق چندین مسیر جریان تامین میشود. در اینجا، مسیر جریان با حداکثر مقاومت پارازیتی کل انتخاب میشود و فرض میشود که بهطور کامل در طول یک سطح از آن عبور میکند. به این با حداکثر مقاومت پارازیتی کل انتخاب میشود و فرض میشود که بهطور کامل در طول یک سطح از آن عبور میکند. به این ترتیب، حداکثر کم ترین بازده توپولوژی را میتوان تضمین کرد. بنابراین، حداکثر تلفات هدایتی کل در یک سیکل را میتوان به مورت رابطه (۳۰) محاسبه کرد و همچنین، rc و rc می میلی اهم و ۲۰۰ میلی اهم برای سادگی محاسبات انتخاب شدهاند.

$$\begin{split} P_{t_{-}con} &= 4f_{0}(P_{con\langle0.5\rangle} + P_{con\langle1.5\rangle} + P_{con\langle2.5\rangle} + P_{con\langle2.5\rangle} + P_{con\langle3.5\rangle} + P_{con\langle3.5\rangle} + P_{con\langle4.5\rangle}) \\ &= 4f_{0}[i_{L}^{2}_{\langle0.5\rangle}(r_{C} + 5r_{S})T_{\langle0.5\rangle} + i_{L}^{2}_{\langle1\rangle}(2r_{C} + 5r_{S})T_{\langle1.\rangle} + i_{L}^{2}_{\langle1.5\rangle}(3r_{C} + 4r_{S})T_{\langle1.5\rangle} + i_{L}^{2}_{\langle2\rangle}(2r_{C} + 5r_{S})T_{\langle2.\rangle} + i_{L}^{2}_{\langle3.5\rangle}(4r_{S})T_{\langle3.5\rangle} + i_{L}^{2}_{\langle3.5\rangle}(r_{C} + 5r_{S})T_{\langle4.5\rangle} + i_{L}^{2}_{\langle4.5\rangle}(3r_{C} + 4r_{S})T_{\langle4.5\rangle} \\ &+ i_{L}^{2}_{\langle2.5\rangle}(r_{C} + 5r_{S})T_{\langle2.5\rangle} + i_{L}^{2}_{\langle3.5\rangle}(4r_{S})T_{\langle3.5\rangle} + i_{L}^{2}_{\langle3.5\rangle}(r_{C} + 5r_{S})T_{\langle4.5\rangle} + i_{L}^{2}_{\langle4.5\rangle}(3r_{C} + 4r_{S})T_{\langle4.5\rangle} \end{split}$$

 $-\pi - \pi - \pi$  تلفات کلیدزنی تلفات کلیدزنی به دلیل تاخیر در روشن یا خاموش شدن یک کلید قدرت اتفاق میافتد که می توان آن را با در نظر گرفتن خازن موازی پارازیتی کلید محاسبه کرد. تلفات کلیدزنی برای یک فرآیند روشن یا خاموش شدن به صورت رابطه (۳۱) است.  $E_{SW} = \frac{1}{2}C_P V_b^2$ 

در رابطه بالا <sub>P</sub> نشان دهنده خازن موازی پارازیتی کلید قدرت است و <sub>V</sub> نشان دهنده ولتاژ مقاومت کلید قدرت قبل از روشن شدن (یا بعد از خاموش شدن کامل) است. با فرض اینکه <sub>P</sub> هر کلید برابر ۵۰۰ پیکو-فاراد باشد، تلفات کلیدزنی در لحظههای ما بین سطوح ولتاژ خروجی مجاور را میتوان بهصورت رابطه (۳۲) خلاصه کرد. بر اساس رابطه (۳۲)، تلفات کل کلیدزنی به-صورت رابطه (۳۳) است. در نتیجه، بازده تئوری اینورتر پبشنهادی در نوزده سطح بهصورت رابطه (۳۴) است. بازده تئوری ۹۸/۲۵ درصد در شرایط ولتاژ ورودی ۲۶۰ ولت و با بار ۴۰ اهم بهدست آمده است. همان طور که در شکل (۷) مشاهده میشود مقدار بازده ساختار پیشنهادی در مقایسه با ساختارهای اخیرا ارائه شده بهتر است که به مفهوم تلفات کمتر ساختار پیشنهادی به ازای توان مشخص در مقایسه با ساختارهای مورد مقایسه است. همچنین در شکل (۸) نمودار تلفات کلیدزنی توپولوژی پیشنهادی ارائه شده است.

### ۴- ساختار تعمیم یافته پیشنهادی

(۳۵)

(۳۶)

اینورتر نوزده سطحی پیشنهادی با دو KTU دارای مشخصه تعادل خودکار ولتاژ و ضریب بوست ولتاژ ۱/۵برابر در جزئیات بالا تحلیل شده که برای توسعه بیشتر، ساختار تعمیم یافته آن با n عدد KTU در شکل (۹) نشان داده شده است. سطح ولتاژ خروجی و ضریب بوست با منبع ولتاژ تک DC افزایش مییابند که ولتاژ خازنهای C<sub>1b</sub> یا C<sub>1a</sub> بهطور طبیعی در مقدار -(<sup>n-1)</sup>V<sub>dc</sub> در یک سیکل حفظ می شوند که تعداد سطوح ولتاژ خروجی 14N<sub>level</sub> و ضریب بوست Μ تحت شرایط N<sub>KTUs</sub> را می توان به صورت رابطه های (۳۵) و (۳۶) بیان کرد.  $2^{n+2}$  2

$$N_{Level} = 3^{n+2} - 3$$
  
 $M = 3 - \frac{1}{2^{n-1}}$ 

Μ



بدیهی است که تعداد سطوح ولتاژ خروجی با یک KTU اضافی تقریبا دو برابر می شود.

شکل (۷): نتایج راندمان توپولوژی پیشنهادی با سایر ساختارها Figure (7): Perforamnce results of the proposed topology with other structures



تنش ولتاژ ترانزیستورها در KTU<sub>(i)</sub> از ولتاژ کل خازنهای C<sub>ia</sub> و C<sub>ib</sub> فراتر نخواهد رفت و با گسترش KTU<sub>s</sub> توپولوژی را میتوان دو برابر افزایش داد.

#### ۴–۱– مطالعه مقایسهای با سایر ساختارها

در این بخش، ساختارهای خازن سوئیچشونده با توانایی افزایش سطوح ولتاژ خروجی با توپولوژی پیشنهادی مقایسه شده تا موارد مثبت و منفی آن را برجسته کند. انتظار میرود که توپولوژیها در مطالعه مقایسهای از منبع ولتاژ ورودی CC جداگانه Vac استفاده کنند. موارد مقایسهای شامل تعداد خازن<sup>۱۵</sup> (N<sub>capaci</sub>(n)، تعداد قطعات نیمههادی شامل تعداد کلید و دیود<sup>۴</sup> (N<sub>Sem</sub>) (N<sub>Sem</sub>) و تنش ولتاژ کلی مبدل<sup>۱۷</sup> (TSV) برای همه قطعات کلیدزنی است. توجه باید کرد که توپولوژی موجود در مرجع [۸] قابلیت بوست ندارد، بنابراین تنش ولتاژ کلی مبدل TSV بر اساس نسبت تنش ولتاژ در تمام قطعات کلیدزنی به ولتاژ پیک خروجی برای یک توپولوژی محاسبه میشود. مقادیر عددی مقایسه شده در جدول (۳) ارائه شده است. بهطور دقیق، توپولوژی مرجع [۸] در شرایط عملکرد با مدولاسیون خاص، تعادل خودکار ولتاژ را حفظ میکنند و چندین سنسور و کنترل حلقه بسته برای تعادل خودکار ولتاژ نیاز دارد. این روشهای تعادل کمکی منجر به افزایش پیچیدگی سیستم میشوند. نمودارهای مقایسهای شامل تعداد قطعات نیمههادی در شکل (۱۰–الف) و تعداد خازنها در شکل (۱۰–ب) برحسب تعاداد سطوح ولتاژ ساختارها به ازای سطوح ولتاژ مشابه استفاده میکند. مطابق شکل (۱۰–پ)، تنش ولتاژ کلی مبدل VIT سایر موجی نمایش داده شده است. مطابق شکل (۱۰) توپولوژی پیشنهادی از کمترین تعداد کلید و خازن در مقایسه با سایر برای تعادل مودکار ولتاژ مشابه استفاده میکند. مطابق شکل (۱۰–پ)، تنش ولتاژ کلی مبدل VIT ساختار پیشنهادی خروجی نمایش داده شده است. مطابق شکل (۱۰) توپولوژی پیشنهادی از کمترین تعداد کلید و خازن در مقایسه با سایر برای تعادی ساین داده شده است. مطابق شکل (۱۰–الف) و تعداد خازنها در شکل (۱۰–ب) برحسب تعداد سطوح ولتاژ برای مرازم به ازای سطوح ولتاژ مشابه استفاده میکند. مطابق شکل (۱۰–پ)، تنش ولتاژ کلی مبدل VIT ساختار پیشنهادی برای از براین ولتاژ مسدودکنندگی مابین اینور ترهای چندسطحی بوست کننده را دارا است. ساختار ارئه شده در مرجع [۲۱] با وجود مقدار TST پایین، تعداد کلیدهای زیادی دارا است که هزینه کلید و دارور آن بالا خواهد بود. هرچنی برای ارزیابی توپولوژی پیشنه کلید و داروز آن بالا خواهد بود. همچنین برای ارزیابی توپولوژی پیشنهادی با موارد مقایسهای مختلف به روش جامع، تابع هزینه (۲۲) معرفی شده در مرجع [۲۲]

|  | توپولوژى | تعداد كليد | تعداد خازن | تعادل ولتاژ خازن | افزايندكي ولتاژ | وزنی تنش ولتاژ (V <sub>m</sub> ×) | تابع هزينه |
|--|----------|------------|------------|------------------|-----------------|-----------------------------------|------------|
|  | [٨]      | 14         | ٧          | مدولاسيون        | -               | ٣                                 | ۲۲         |
|  | [1+]     | ۵          | ٨          | سنسور            | -               | ۵                                 | ٣٠         |
|  | [١٩]     | ۲.         | ٨          | تعادل خودكار     | -               | ٩                                 | 34         |
|  | [7.]     | ١٩         | ٨          | تعادل خودكار     | +               | ٨                                 | ۲۷         |
|  | [7]      | ٣۴         | ۷          | تعادل خودكار     | +               | ۵                                 | ۵۰         |
|  | [77]     | ١٢         | ۶          | تعادل خودكار     | +               | ۶                                 | ١٧         |
|  | پیشنهادی | 14         | ۵          | تعادل خودكار     | +               | Y                                 | 14         |

Table (3): Comparative results of the proposed topology with other multilevel inverters جدول (۳): نتایج مقایسهای توپولوژی پیشنهادی با سایر اینور ترهای چندسطحی مختلف



Figure (10): Comparison charts according to the number of output voltage levels, a) Number of semiconductor devices, b) Number of capacitors, c) TSV, and d) Total cost function

$$CF = \frac{\left(N_{Switch} + N_{cap} + \alpha TSV\right) \times N_{Source}}{N_{Level}}$$
(٣Y)

که در آن α یک ضریب برای اندازه گیری وزنی تنش ولتاژ کلی (TSV) برای توپولوژی پیشنهادی است و در مقدار یک تنظیم شده شده است. تعداد منابع ولتاژ DC و تعداد سطوح ولتاژ خروجی در این مطالعه مقایسهای برای توپولوژیهای مختلف تعیین شده است که برای سادهسازی در نظر گرفته نمی شوند. مشخصات مقادیر تابع هزینه (CF) توپولوژی پیشنهادی در پایین ترین سطح با افزایش تعداد سطوح ولتاژ خروجی پیشنهادی نشان داده شده است. چندین ویژگی برای ارزیابی قابلیت اطمینان توپولوژی پیشنهادی در کاربردهای اصلی در نظر گرفته میشود. پیچیدگی بالای سیستم کنترل بهطور حتم منجر به پایین بودن قابلیت اطمینان توپولوژی پیشنهادی در کاربردهای اصلی در نظر گرفته میشود. پیچیدگی بالای سیستم کنترل بهطور حتم منجر به پایین بودن قابلیت اطمینان توپولوژی پیشنهادی میشود. توپولوژیهای معمولی نقطه خنثی مهار شده (NPC)، خازن شناور (FC) و نقطه خنثی مهار شده فعال (NPC) و فقطه خنثی مهار شده فعال (ANPC) و همچنین مبدلهای مرجعهای [۸] و [۱۰] در مقایسه با سنسورهای متعدد ولتاژ و جریان و مدارهای پردازش سیگنال پیچیدگی زیادی را به همراه دارند و قابلیت اطمینان سیستم را کاهش میدهد. بر عکس، توپولوژی پیشنهادی دارای ویژگی تعادل خودکار بدون هیچ سنسور یا سیستم کنترل پیچیدهای است که باعث کاهش عوامل منفی برای پیشنهادی دارای ویژگی تعادل خودکار بدون هیچ سنسور یا سیستم کنترل پیچیدهای است که باعث کاهش میدهد و تابلیت اطمینان سیستم را کاهش میدهد. بر عکس، توپولوژی پیشنهادی دارای ویژگی تعادل خودکار بدون هیچ سنسور یا سیستم کنترل پیچیدهای است که باعث کاهش عوامل منفی برای فابلیت اطمینان مبدل می شود. عملکرد مناسب پاسخ گذرا توپولوژی پیشنهادی در بخش پنجم، نشان دهنده قابلیت اطمینان قابلیت اطمینان رای آن برای تعادل خودکار ولتاژ در کاربردهای اصلی است. پس از آن توپولوژی پیشنهادی به بیش از نوزده سطح ولتاژ خروجی در مقایسه با اینورترهای چندسطحی معمولی نیاز دارد که به معنای احتمال خرابی کمتر و جبران سریعتر عملیات خروجی در این بخش، رابطههای تعداد کلیدهای مورد نیاز (۲SM)، تعداد خازنها (۲CM)، تنش ولتاژ کلی (TSV) و تابع هزینه است در این بخش، رابطههای تعداد کلیدهای مورد نیاز (۲SM)، تعداد خازنها (۲CM)، تان ولتاژ کلی (TSV) و تابع هزینه

 $N_{Sem} = 4 \log_2^{n+2} - 6$   $N_{Cap} = 2 \log_2^{n+2} - 2$  TSV = 7  $CF = 4 \log_2^{n+2} - 2$ (f)
(f)

# ۵- نتایج شبیهسازی و آزمایشگاهی

در این بخش نتایج شبیهسازی و آزمایشگاهی ساختار پیشنهادی ارائه میشود. روشهای مختلفی برای مدولاسیون اینورترهای چندسطحی وجود دارد که به دو دسته تقسیم بندی میشوند: ۱) روش کلیدزنی فرکانس پایین و ۲) روش کلیدزنی فرکانس بالا. از روشهای مدولاسیون فرکانس بالا میتوان به PWM چند حامله و راهکارهای مدولاسیون بردار فضایی نام برد و از روشهای مدولاسیون فرکانس پایین میتوان به روش حذف هارمونیکهای فعال اشاره کرد. ساختار پیشنهادی با روش کلیدزنی فرکانس پایه (FFM) در محیط سیمولینک متلب شبیهسازی شده است. همان طور که در شکل (۱۱–الف) مفهوم مدولاسیون فرکانس پایه (FFM) نشان داده شده است، مقدار مرجع یک عدد صحیح در نظر گرفته میشود که به نزدیکترین سطح ولتاژ نزدیک است. بهعنوان مثال، اگر مقدار لحظهای ولتاژ مرجع در محدوده ۱/۵ تا ۲/۵ باشد، سطح ولتاژ دو برابر V<sub>d</sub> تولید میشود و همچنین در شکل (۱۱–ب) بلوک دیاگرام مدار کنترلی برای کلیدزنی توپولوژی پیشنهادی نشان داده شده

برای تایید درستی عملکرد توپولوژی پیشنهادی، نتایج شبیهسازی و آزمایشگاهی در کنار هم ارائه شدهاند. در نمونه آزمایشگاهی از ماسفتهای IRFD450 و دیود MUR1560 استفاده شده و مدار راهانداز گیت از اپتوکوپلر TLP250 اجرا شده است. همچنین برای تولید پالسهای کلیدزنی از میکروکنترلر Arduino Mega 2560 استفاده شده است. جدول (۴) اطلاعات مربوط به پارامترهای استفاده شده برای شبیهسازی و آزمایشگاهی را ارائه کرده است. شکل (۱۲) مدار نمونه آزمایشگاهی را نشان میدهد. شکل (۱۳) نشان دهنده ولتاژ و جریان خروجی و نیز ولتاژ خازنهای 2<sub>2</sub> و <sub>1</sub> با کلیدزنی فرکانس پایه برای بار اهمی خالص است. ولتاژ خازنهای 2<sub>2</sub> و <sub>1</sub> بهترتیب ۱۲۰ و ۶۰ ولت است. شکل (۲۱-الف) نتایج شبیهسازی و در شکل (۳۱-ب) نتایج آزمایشگاهی برای ولتاژ و جریان خروجی با ولتاژ خازنهای 2<sub>2</sub> و <sub>1</sub> ارائه شده است. در شکل (۲۱-اومی خالص است. ولتاژ دانه مده که مقدار THT و ۲۰ و ۶۰ ولت است. شکل (۲۱-الف) نتایج شبیهسازی و در شکل (۳۱-هارمونیک ولتاژ ارائه شده که مقدار THT ولتاژ نوزده سطحی تولیدی برابر با ۶/۵۶ درصد است. تطابق نتایج شبیهسازی و آزمایشگاهی در شکل (۱۳) قابل مشاهده است. با تغییر اندیس مدولاسیون (ma) از ۲/۰ به ۴/۰ در لحظه ۲۰/۰ ثانیه، ولتاژ پارمایشگاهی در شکل (۱۳) قابل مشاهده است. با تغییر اندیس مدولاسیون (ma) از ۲/۰ به ۴/۰ در لحظه ۲۰/۰ ثانیه، ولتاژ مازمایشگاهی در شکل (۱۳) نین مشاهده است. با تغییر اندیس مدولاسیون (ma) از ۲/۰ به ۴/۰ در لحظه ۲۰/۰ ثانیه، ولتاژ پایه برای بار اهمی سلفی است. پیک ولتاژ خروجی از ۱۱۰ به ۵۰ ولت و پیک جریان خروجی از ۱۱ میر کاهش یافته بایه برای بار اهمی سلفی است. پیک ولتاژ خروجی از ۱۰۰ به ۵۰ ولت و پیک جریان خروجی از ۱۱ میر کاهش یافته



(ب): بلوک دیاگرام مدار کنترلی توپولوژی پیشنهادی

#### شکل (۱۱): مدولاسیون فرکانس پایه

Figure (11): Fundamental frequency modulation, a) The concept of fundamental frequency modulation (FFM) and b) Block diagram of the control circuit of the proposed topology

| بعدون (۱۰): پاراستر مای است کا سنت برای سبیه ساری و از مایست می |                     |  |  |  |  |
|-----------------------------------------------------------------|---------------------|--|--|--|--|
| مقادير                                                          | پارامترها           |  |  |  |  |
| ۱۲۰ ولت                                                         | ولتاژ ورودى         |  |  |  |  |
| ۱۷۰ ولت                                                         | پيک ولتاژ خروجي     |  |  |  |  |
| ۲ آمپر                                                          | پیک جریان خروجی     |  |  |  |  |
| ۵۰ هرتز                                                         | فركانس خروجي        |  |  |  |  |
| ۴۰ اهم                                                          | مقاومت بار          |  |  |  |  |
| ۶۰ میلیهانری                                                    | اندوكتانس بار       |  |  |  |  |
| ۴۷۰۰ میکروفاراد                                                 | خازن C1             |  |  |  |  |
| ۳۳۰۰ میکروفاراد                                                 | خازن C <sub>2</sub> |  |  |  |  |
| IRFP 450                                                        | کلیدهای MOSFET      |  |  |  |  |
| TLP 250                                                         | درايور كليد         |  |  |  |  |
| MUR 1560                                                        | ديودها              |  |  |  |  |
| Arduino Mega 2560                                               | ميكروكنترلر         |  |  |  |  |

Table (4): Parameters used for simulation and practical testing حدول (۴): بارامت های استفاده شده برای شیبهسازی و آزمایشگاه

با تغییر اندیس مدولاسیون (ma) از ۲/۴ به ۲/۷ در لحظه ۲/۰۷ ثانیه، ولتاژ خروجی از هفت به سیزده سطح افزایش پیدا کرده است. شکل (۱۵) نشان دهنده ولتاژ و جریان خروجی و نیز ولتاژ خازنهای 22، 20، 22، 20 و 1.2 و ۲.D ناکیدزنی فرکانس پایه برای بار اهمی سلفی است. پیک ولتاژ خروجی از ۵۵ به ۱۱۰ ولت و پیک جریان خروجی از ۲/۵ به ۱ آمپر افزایش یافته است. در شکل (۱۵–الف) نتایج شبیهسازی و در شکل (۱۵–ب) نتایج آزمایشگاهی برای ولتاژ و جریان خروجی در شکل (۱۵–ج) نتایج شبیهسازی ولتاژ خازنهای دا2 و همچنین در شکل (۱۵–د) نتایج شبیهسازی ولتاژ خازنهای 22، 20 از ۲۵ شده است. با توجه به تغییر اندیس مدولاسیون، ولتاژ خازنها تغییر جزئی کرده و به شرایط پایدار جدید می رسد. با افزایش اندیس مدولاسیون از ۲/۰ به ۱ در لحظه ۲۰/۸ ثانیه، ولتاژ خازنها تغییر جزئی کرده و به شرایط پایدار جدید می است.



شکل (۱۲): شمای کلی از مدار عملی ساختار پیشنهادی



شکل (۱۳): نتایج ولتاژ خازنهای C<sub>1</sub> و ولتاژ و جریان خروجی نوزده سطحی برای بار اهمی خالص در کلیدزنی فرکانس پایه Figure (13): The voltage of capacitors C<sub>1</sub> and C<sub>2</sub> and the output voltage and current for a pure ohmic load at the fundamental frequency switching, a) Simulation, b) Experimantal, c) Tolal harmonic distribution of output voltage



شکل (۱۴): تغییر ولتاژ خروجی ۱۳ به ۷ سطحی با تغییر اندیس مدولاسیون و جریان خروجی برای بار اهمی سلفی با کلیدزنی فرکانس

يايه

Figure (14): Changing the voltage levels from 13 to 7 by changing the modulation index and the output current for R-L load with fundamental frequency switching, a) Simulation, b) Experimantal



شکل (۱۵): نتایج تغییر ولتاژ خروجی هفت به سیزده سطحی با تغییر اندیس مدولاسیون Figure (15): Changing the voltage levels from 7 to 13 by Changing the modulation index, a) Simulation. b) Experimantal, c) Voltage of capacitors C<sub>1a</sub> and C<sub>1b</sub>, d) Voltage of capacitors C<sub>2a</sub>.C2b, C2c

شکل (۱۶) نشان دهنده ولتاژ و جریان خروجی و نیز ولتاژ خازنهای ۲۵۵، ۲۵۵، ۲۵۵ و ۲۵۱ و ۲۵۰ دا کو ۲۱۵ با کلیدزنی فرکانس پایه برای بار اهمی سلفی است پیک ولتاژ خروجی از ۱۱۰ به ۱۷۰ ولت و پیک جریان خروجی از ۱ به ۱/۵ آمیر افزایش یافته است. در شکل (۱۶-الف) نتایج شبیهسازی و در شکل (۱۶-ب) نتایج آزمایشگاهی برای ولتاژ و جریان خروجی ارائه شده است. در شکل (۱۶-ج) نتایج شبیه سازی ولتاژ خازن های C<sub>1a</sub> و C<sub>1b</sub> و در شکل (۱۶-د) نتایج شبیه سازی ولتاژ خازن های C<sub>2c</sub> ،C<sub>2b</sub> ،C<sub>2b</sub> نشان داده شده است. با توجه به تغییر اندیس مدولاسیون، ولتاژ خازنها دچار تغییر جزئی شده و سیس به شرایط پایدار جدید خواهند رسید. برای بررسی توانایی ساختار پیشنهادی در شرایط دینامیکی، تغییر دینامیکی بار اعمال شده است. شکل (۱۷) نشان دهنده ولتاژ و جریان خروجی و نیز ولتاژ خازنهای ۲۵۵، ۲۵۵، ۲۵۵ و ۲۵۵ و ۲۵ دا ۲ با کلیدزنی فرکانس پایه برای تغییر بار اهمی به بار اهمی سلفی است. پیک ولتاژ خروجی ۱۷۰ ولت است. شکل (۱۷-الف) نتایج شبیهسازی و در شکل (۱۷-ب) نتایج اَزمایشگاهی برای ولتاژ و تغییر جریان و در شکل (۱۷−ج) نتایج شبیهسازی ولتاژ خازنهای C₁a و C₁b و همچنین در شکل (۱۷-د) نتایج شبیهسازی ولتاژ خازنهای C<sub>2b</sub> ،C<sub>2a</sub> و C<sub>2b</sub> ارائه شده است. با توجه به تغییر دینامیکی بار، ولتاژ خازنها دچار تغییر جزئی شده و سپس ولتاژ آنها در شرایط پایدار جدید تثبیت خواهد شد. شکل (۱۸) نشان دهنده ولتاژ کلیدهای S1b و S<sub>1a</sub> است. این شکل نشان میدهد که سیگنال آبی رنگ مربوط به کلید S<sub>1b</sub> و سیگنال قرمز رنگ مربوط به کلید S<sub>1a</sub> است. ییک ولتاژ خروجی این کلیدها برابر با ۱۲۰ ولت حاصل خواهد شد. در شکل (۱۸-الف) ولتاژ کلیدها در محیط شبیهسازی، در شکل (۱۸-ب) جریان کلیدها در محیط شبیه سازی و در شکل (۱۸-ج) نتایج آزمایشگاهی برای ولتاژ کلیدهای S1b و S1a ارائه شده است. شکل (۱۹) نشان دهنده ولتاژ و جریان کلیدهای S<sub>2a</sub> ،S<sub>2b</sub> ،S<sub>2b</sub> و S<sub>1</sub>d است. همان طور که در شکل قابل مشاهده است؛ سیگنال آبی رنگ مربوط به کلید S<sub>1</sub>c، سیگنال قرمز رنگ مربوط به کلید S<sub>1</sub>d، سیگنال سبز رنگ مربوط به کلید S<sub>2</sub>a و سیگنال بنفش رنگ مربوط به کلید S<sub>2a</sub> است. پیک ولتاژ خروجی کلیدهای S<sub>1c</sub> و S<sub>1</sub>d برابر با ۱۲۰ولت و پیک ولتاژ خروجی کلیدهای S2a و S2a برابر با ۶۰ ولت حاصل خواهد شد. در شکل (۱۹-الف) ولتاژ دو سر کلیدها در محیط شبیهسازی، در



شکل (۱۹-ب) جریان کلیدها در محیط شبیهسازی و در شکل (۱۹-ج) نتایج آزمایشگاهی برای ولتاژ دو سر کلیدهای S<sub>2a</sub>،

شکل (۱۶): ولتاژ خروجی ۱۳ به ۱۹ سطحی با تغییر اندیس مدولاسیون و جریان خروجی برای بار اهمی سلفی در کلیدزنی فرکانس پایه Figure (16): Changing the voltage levels from 13 to 19 by Changing the modulation index for R-L load at th fundamental frequency switching, a) Simulation، b) Experimental, c): Voltage of capacitors C<sub>1a</sub> and C<sub>1b</sub>, d): Voltage of capacitors C<sub>2a</sub>, C<sub>2c</sub>, C<sub>2c</sub>



شکل (۱۷): ولتاژ و جریان خروجی نوزده سطحی برای تغییر بار اهمی به سلفی در کلیدزنی فرکانس پایه Figure (17): 19-levels output voltage and current at the variation of resistive load to R-L load at the fundamental frequency switching, a) Simulation. b) Experimental, c) Voltage of capacitors C<sub>1a</sub> and C<sub>1b</sub>, d) Voltage of capacitors C<sub>2a</sub>.C2b, C2c



Figure (19): Voltage and current of switches  $S_{1c}$ ,  $S_{1d}$ ,  $S_{2a}$ ,  $S_{2b}$ , a) Voltage in simulation, b) Current in simulation, c) voltage in experimental



T اسکل (۲۰): ولتاژ و جریان کلیدهای م $T_{1a}$  و  $T_{1a}$  و T - (۲۰): ولتاژ و جریان کلیدهای Figure (20): Voltage and current of switches T - a and T - b, a) Voltage in simulation. b) Current in simulation. d) Voltage in experimental



شکل (۲۱): ولتاژ و جریان کلیدهای S<sub>2c</sub>، S<sub>2d</sub> و T<sub>3</sub> و T<sub>3</sub>

Figure (21): Voltage and current of switches S<sub>2c</sub> S<sub>2d</sub>, T<sub>2</sub>, T<sub>3</sub>, a) Voltage in simulation. b): Current in simulation. c) Voltage in experimental

شکل (۲۰) نشان دهنده ولتاژ کلیدهای  $T_{1a}$  و  $T_{1a}$  است. همان طور که قابل مشاهده است؛ سیگنال آبی رنگ مربوط به کلید  $T_{1a}$  و  $T_{1a}$  و  $T_{1a}$  و سیگنال قرمز رنگ مربوط به کلید  $T_{1}$  است. پیک ولتاژ خروجی این کلیدها برابر با ۱۲۰ولت حاصل شده است. در شکل (۲۰–الف) ولتاژ دو سر این کلیدها در محیط شبیه سازی، در شکل (۲۰–ب) جریان این کلیدها در محیط شبیه سازی و در شکل (۲۰–الف) ولتاژ دو سر این کلیدها در محیط شبیه سازی، در شکل (۲۰–ب) جریان این کلیدها در محیط شبیه سازی و در شکل (۲۰–1) مراح) ولتاژ دو سر این کلیدها در محیط شبیه سازی، در شکل (۲۰–ب) جریان این کلیدها در محیط شبیه سازی و در شکل (۲۰–1) مراح) ولتاژ دو سر این کلیدها در محیط شبیه سازی و در شکل (۲۰–ج) نتایج آزمایشگاهی برای ولتاژ دو سر کلیدهای  $T_{1a}$  و  $T_{1b}$  ارائه شده است. شکل (۲۱) نشان دهنده ولتاژ کلیدهای  $T_{2}$ ،  $T_{2}$  مربوط به ولتاژ کلید مربول یه ولتاژ کلید مربخان قرمز رنگ مربوط به ولتاژ کلید  $S_{2a}$  سیگنال مربول به ولتاژ کلید  $S_{2a}$  سیگنال قرمز رنگ مربوط به ولتاژ کلید از ۲۰ مربول به و ۲۰ ولت است. در شکل ولتاژ دو سر کلیدهای  $S_{2a}$  ولتاژ دو سر کلیدهای  $S_{2a}$  مربول به و در مکل (۲۰–ج) نتایج دو سر کلیدهای  $S_{2a}$  ولتاژ دو سر کلیدهای  $S_{2a}$  و در مکل (۲۰–ج) مربول و در مکل ولتاژ دو سر کلیدهای ولتاژ دو سر کلیدهای ولتاژ دو سر کلیدهای  $S_{2a}$  ولتاژ دو سر کلیدهای ولتاژ دو مر کلیدها و در مکل (۲۰–ج) نتایج و در مکل (۲۰–ج) و در مرحل و در مرکل (۲۰–ج) مربول و در مرحل و در مرکل (۲۰–ج) مربول و در مرحل و در مرکل (۲۰–ج) مربول و در مرحل و در مرکل (۲۰–ج) مربول و در مرحل و در مرکل (۲۰–ج) مربول و در مرکل (۲۰–ج) مربول و در مرحل و در مرکل (۲۰–ج) مربول و در مرکل (۲۰–ج) مربول و در م

# ۶- نتیجهگیری

در ابتدای این مقاله اینورتر نوزده سطحی مبتنی بر سلولهای پایه پل H با تعادل خودکار ولتاژ خازن و ضریب بوست ولتاژ ۱/۵ ارائه شده است. ساختار پیشنهادی از نظر تعداد کلیدزنی، تعداد خازنها و ولتاژ مسدودکنندگی کل و تعادلخودکار با ساختارهای کلاسیک و نیز ساختارهای اینورتر چندسطحی مقایسه شده است. حالتهای عملکردی با جزئیات ارائه شده است. دو خازن در سمت چپ و سه خازن در سمت راست مبدل به دلیل عملکرد متقارن آنها در یک سیکل، تعادل خودکار ولتاژ را بهدست آورده و باعث کاهش پیچیدگی کنترل در مقایسه با اینورترهای چندسطحی معمولی می شوند. توپولوژی پیشنهادی دارای مزیتهای کاهش مولفهها، تعادل خودکار، تنش ولتاژ و هزینه کلی است. سرانجام، تعادل خودکار خازنها، عملکرد سیستم در شرایط گذرا، قابلیت بوست ولتاژ خروجی و قابلیت تغذیه بار القایی از طریق شبیهسازی نشاده داده شده است.

#### Refrences

#### مراجع

- J. Pereda, J. Dixon, "23-Level inverter for electric vehicles using a single battery pack and series active filters", IEEE Trans. on Vehicular Technology, vol. 61, no. 3, pp. 1043-1051, March 2012 (doi: 10.1109/TVT.2012.2186599).
- [2] S. Souri, H. Mohammadnezhad-Shourkaei, S. Soleymani, B. Mozafari, "Reactive power management in low voltage distribution networks using capability and oversizing of PV smart inverters", Journal of Intelligent Procedures in Electrical Technology, vol. 14, no. 56, pp. 21-42, March 2024 (in Persian).
- [3] K.K. Gupta, A. Ranjan, P. Bhatnagar, L.K. Sahu, S. Jain, "Multilevel inverter topologies with reduced device count: A review", IEEE Trans. on Power Electronics, vol. 31, no. 1, pp. 135-151, Jan. 2016 (doi: 10.1109-/TPEL.2015.2405012).
- [4] B.H. Montazer, J. Olamaei, M. Hosseinpour, B. Mozafari, "A generalized diode containing bidirectional topology for multilevel inverter with reduced switches and power loss", International Journal of Circuit Theory and Applications, vol. 49, no. 9, pp. 2959-2978, Sept. 2021 (doi: 10.1002/cta.3077).
- [5] A. Seifi, M. Hosseinpour, A. Dejamkhooy, "A switch-source cell-based cascaded multilevel inverter topology with minimum number of power electronics components", Transactions of the Institute of Measurement and Control, vol. 43, no. 5, pp. 1212-1225, March 2021 (doi: 10.1177/0142331220974137).
- [6] A. Seifi, M. Hosseinpour, A. Dejamkhooy, F. Sedaghati, "Novel reduced switch-count structure for symmetric/asymmetric cascaded multilevel inverter", Arabian Journal for Sciee and Engineering, vol. 45, no. 8, pp. 6687-6700, June 2020 (doi: 10.1007/s13369-020-04659-4).
- [7] M. Mohammadzamani, M. Moazzami, I. Sadeghkhani, "Voltage THD minimization in multilevel cascade inverters using repetitive quadratic programming", Journal of Intelligent Procedures in Electrical Technology, vol. 12, no. 48, pp. 31-42, March 2022 (in Persian) (doi: 20.1001.1.23223871.1400.12.48.1.1).
- [8] A. K. Sadigh, S.H. Hosseini, M. Sabahi, G. B. Gharehpetian, "Double flying capacitor multicell converter based on modified phase-shifted pulsewidth modulation", IEEE Trans. on Power Electronics, vol. 25, no. 6, pp. 1517-1526, June 2010 (doi: 10.1109/TPEL.2009.2039147).
- [9] A. Poolad, M. Shahparasti, M. Hosseinpour, "Supplying three phase, four wire, unbalanced and non-linear, asymmetric ohmic-inductive load by NPC inverter based on method predictive control", Signal Processing and Renewable Energy, vol. 3, no. 4, pp. 1-21, Dec. 2019 (doi: 20.1001.1.25887327.2019.3.4.1.2).

- [10] M. Abarzadeh, K. Al-Haddad, "An improved active-neutral-point-clamped converter with new modulation method for ground power unit application", IEEE Trans. on Industrial Electronics, vol. 66, no. 1, pp. 203-214, April 2018 (doi: 10.1109/TIE.2018.2826484).
- [11] Z. Du, L. M. Tolbert, B. Ozpineci, J.N. Chiasson, "Fundamental frequency switching strategies of a sevenlevel hybrid cascaded H-bridge multilevel inverter", IEEE Trans. on power electronics, vol. 24, no. 1, pp. 25-33, June 2009 (doi: 10.1109/TPEL.2008.2006678).
- [12] J.S. Choi, F.S. Kang, "Seven-level PWM inverter employing series-connected capacitors paralleled to a single DC voltage source", IEEE Trans. on Industrial Electronics, vol. 62, no. 6, pp. 3448-3459, June 2015 (doi: 10.1109/TIE.2014.2370948).
- [13] S. K. Chattopadhyay, C. Chakraborty, "A new multilevel inverter topology with self-balancing level doubling network", IEEE Trans. on Industrial Electronics, vol. 61, no. 9, pp. 4622-4631, Nov. 2013 (doi: 10.1109/TIE.2013.2290751).
- [14] E. Samadaei, A. Sheikholeslami, S.A. Gholamian, J. Adabi, "A square T-type (ST-type) module for asymmetrical multilevel inverters", IEEE Trans. on power Electronics, vol. 33, no. 2, pp. 987-996, Mar. 2017 (doi: 10.1109/TPEL.2017.2675381).
- [15] M.F.M. Elias, N.A. Rahim, H.W. Ping, M.N. Uddin, "Asymmetrical cascaded multilevel inverter based on transistor-clamped H-bridge power cell", IEEE Trans. on Industry Applications, vol. 50, no. 6, pp. 4281-4288, Aug. 2014 (doi: 10.1109/TIA.2014.2346711).
- [16] M. Saeedian, S.M. Hosseini, J. Adabi, "A five-level step-up module for multilevel inverters: topology, modulation strategy, and implementation", IEEE Journal of Emerging and Selected Topics in Power Electronics, vol. 6, no. 4, pp. 2215-2226, Mar. 2018 (doi: 10.1109/JESTPE.2018.2819498).
- [17] J. Zeng, J. Wu, J. Liu, H. Guo, "A quasi-resonant switched-capacitor multilevel inverter with self-voltage balancing for single-phase high-frequency AC microgrids", IEEE Trans. on Industrial Informatics, vol. 13, no. 5, pp. 2669-2679, Feb. 2017 (doi: 10.1109/TII.2017.2672733).
- [18] H.K. Jahan, M. Abapour, K. Zare, "Switched-capacitor-based single-source cascaded H-bridge multilevel inverter featuring boosting ability", IEEE Trans. on Power Electronics, vol. 34, no. 2, pp. 1113-1124, April 2018 (doi: 10.1109/TPEL.2018.2830401).
- [19] A. Taghvaie, J. Adabi, M. Rezanejad, "A self-balanced step-up multilevel inverter based on switchedcapacitor structure", IEEE Trans. on Power Electronics, vol. 33, no. 1, pp. 199-209, Jan. 2018 (doi: 10.11-09/TPEL.2017.2669377).
- [20] M.D. Siddique, M.F. Karim, S. Mekhilef, M. Rawa, M. Seyedmahmoudian, B. Horan, A. Stojcevski, M. Ahmed, "Single-phase boost switched-capacitor based multilevel inverter topology with reduced switching devices", IEEE Journal of Emerging and Selected Topics in Power Electronics, Early Access, Nov. 2021 (doi: 10.1109/JESTPE.2021.3129063).
- [21] J. Zeng, W. Lin, D. Cen, J. Liu, "Novel K-type multilevel inverter with reduced components and selfbalance", IEEE Journal of Emerging and Selected Topics in Power Electronics, vol. 8, no. 4, pp. 4343-4354, Dec. 2020 (doi: 10.1109/JESTPE.2019.2939562).
- [22] R. Barzegarkhoo, M. Moradzadeh, E. Zamiri, H.M. Kojabadi, F. Blaabjerg, "A new boost switchedcapacitor multilevel converter with reduced circuit devices", IEEE Trans. on Power Electronics, vol. 33, no. 8, pp. 6738-6754, Aug. 2018 (doi: 10.1109/TPEL.2017.2751419).
- [23] M. Hosseinpour, A. Seifi, A. Dejamkhooy, F. Sedaghati, "Switch count reduced structure for symmetric bidirectional multilevel inverter based on switch-diode-source cells", IET Power Electronics, vol. 13, no. 8, pp.1675-1686, June 2020 (doi: 10.1049/iet-pel.2019.1310).
- [24] S.S. Lee, C.S. Lim, K.B. Lee, "Novel active-neutral-point-clamped inverters with improved voltageboosting capability", IEEE Trans. on Power Electronics, vol. 35, no. 6, pp. 5978-5986, June 2019 (doi: 10.-1109/TPEL.2019.2951382).

- 2. Renewable energy generation
- 3. Electric vehicle
- 4. Electromagnetic interference
- 5. Neutral point clamped
- 6. Flying capacitor
- 7. Cascaded H-bridge
- 8. Direct current
- 9. Active neutral point clamped

- 10. Total harmonic distortion
- 11. Square t-type
- 12. Fundamental frequency modulation

زيرنويسها

- 13. Switched capacitor multilevel inverter
- 14. High frequency alternative current
- 15. Number of capacitor
- 16. Number of semiconductor
- 17. Total stress voltage
- 18. Cost function

<sup>1.</sup> Multi-level inverter